
Add to Cart
SMD Chip Capacitor Texas Instruments /TI TPS7A8701RTJT
Options de sortie | Sortie réglable, double sortie |
Iout (a) (maximum) | 0,5 |
Vin (v) (maximum) | 6,5 |
Vin (minute) (v) | 1,4 |
Vout (v) (maximum) | 5,2 |
Vout (minute) (v) | 0,8 |
Bruit (uVrms) | 3,8 |
Q.I. (type) (mA) | 2,1 |
ΘJA de résistance thermique (°C/W) | 33 |
Estimation | Catalogue |
Capacité de charge (minute) (µF) | 10 |
Sorties réglées (#) | 2 |
Caractéristiques | Permettez, protection rabattable de surintensité, puissance bonne, début doux |
Exactitude (%) | 1 |
PSRR @ 100 kilohertz (DB) | 48 |
Tension d'abandon scolaire (Vdo) (type) (système mv) | 75 |
Gamme de température de fonctionnement (c) | -40 à 125 |
Le TPS7A87 est un double, à faible bruit (µV 3,8RMS), régulateur de tension du bas-abandon scolaire (LDO) capable de l'approvisionnement 500 mA par canal avec seulement 100 système mv d'abandon scolaire maximum.
Le TPS7A87 fournit la flexibilité de deux LDOs indépendant et plus petite taille de solution approximativement de 30% que deux LDOs à canal unique. Chaque sortie est réglable avec les résistances externes de 0,8 V à 5,2 V. Le grand choix d'entrée-tension du TPS7A87 soutient l'opération comme bas en tant que 1,4 V et jusqu'à 6,5 V.
Avec l'exactitude de tension de sortie de 1% (au-dessus de la ligne, de la charge, et de la température) et les capacités de doux-commencement pour réduire l'irruption actuelle, le TPS7A87 est idéal pour actionner les dispositifs de basse tension analogues sensibles [tels que circuits intégrés spécifiques à l'application d'oscillateurs contrôlés par la tension (VCOs), de convertisseurs analogique-numérique (CDA), de convertisseurs numériques-analogique (DACs), de capteur de CMOS (CMOS), et visuels (ASICs)].
Le TPS7A87 est conçu pour actionner les composants sensibles au bruit comme ceux trouvés dans l'instrumentation, l'audio médical, visuel, professionnel, l'essai et la mesure, et les applications de communication ultra-rapides. Le 3.8-µV très basLe bruit et la bande large PSRR (de sortie de RMS DB 40 à 1 mégahertz) réduit au minimum le bruit de phase et la frousse d'horloge. Ces caractéristiques maximisent la représentation des dispositifs de synchronisation, CDA, et le DACs.