Anterwell Technology Ltd.

Anterwell Technology Ltd. Large Original stock of IC Electronics Components, Transistors, Diodes etc. High Quality, Reasonable Price, Fast Delivery.

Manufacturer from China
Membre du site
10 Ans
Accueil / produits / Programmable IC Chips /

Publication périodique interne du circuit SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI d'IC de programmeur

Contacter
Anterwell Technology Ltd.
Ville:shenzhen
Province / État:guangdong
Pays / Région:china
Contact:MissSharon Yang
Contacter

Publication périodique interne du circuit SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI d'IC de programmeur

Demander le dernier prix
Numéro de type :SST25VF064C-80-4I-Q2AE-T
Point d'origine :Taiwan
Quantité d'ordre minimum :100PCS
Conditions de paiement :T/T, Western Union, Paypal
Capacité d'approvisionnement :6000pcs
Délai de livraison :jour 1
Détails d'emballage :veuillez me contacter pour des détails
Expédition :DHL, FEDEX, TNT, SME, UPS
Ligne principale :IC, module, transistor, diodes, condensateur, résistance etc.
La température industrielle :-40°C à +85°C
La température commerciale :0°C à +70°C
Pack usine :2000Pcs/Reel
Paquet :WSON-8
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

Publication périodique interne du circuit SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI d'IC de programmeur

 

 

Éclair périodique d'entrée-sortie de SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI double

 

CARACTÉRISTIQUES :

• La tension simple a lu et écrit les opérations – 2.7-3.6V

• Architecture d'interface série

– SPI compatible : Mode 0 et mode 3

• Double appui d'entrée-sortie

– Instruction de Double-Production de Rapide-Lecture

– Double instruction d'entrée-sortie de Rapide-Lecture

• Fréquence du signal d'horloge à grande vitesse

– 80 mégahertz pour ultra-rapide lu (0BH)

– 75 mégahertz pour la Double-Production de Rapide-Lecture (3BH)

– 50 mégahertz pour la Rapide-Lecture conjuguent l'entrée-sortie (BBH)

– 33 mégahertz pour l'instruction lue (03H)

• Fiabilité supérieure

– Résistance : 100.000 cycles (de typique)

– Plus considérablement que 100 ans de conservation de données

• Consommation de puissance faible

– L'Active a lu le courant : 12 mA (@ 80 mégahertz typiques) pour à bit unique lu)

– L'Active a lu le courant : 14 mA (@ 75MHz typique) pour le rea de double-peu

d) 

– Courant de réserve : µA 5 (typique)

• Capacité flexible d'effacement

– Uniforme 4 secteurs de K byte

– Uniforme 32 blocs de recouvrement de K byte

– Uniforme 64 blocs de recouvrement de K byte

• Jeûnent l'effacement – temps de Puce-Effacement : Mme 35 (typique)

– Temps de Sector-/Block-Erase : Mme 18 (typique)

• Page-Programme – 256 octets par la page

– Appui d'entrée simple et double

– Temps rapide de Page-Programme dans Mme 1,5 (typique)

• Fin-de-Écrivez la détection

– Logiciel votant le peu OCCUPÉ dans le registre de statut

• Écrivez la protection (WP#)

– Activer/la fonction de bouclage du registre de statut

• Le logiciel écrivent la protection

– Écrivez la protection par le peu de Bloc-Protection dans le registre de statut

• Identification de sécurité

– Bit programmable ancien de (OTP) 256, identification sûre

- 64 le bit unique, usine a préprogrammé l'identificateur 

- bit 192 Utilisateur-Programmable

• Température ambiante

– Message publicitaire = 0°C à +70°C

– Industriel : -40°C à +85°C

• Paquets disponibles

– 16 avance SOIC (300 mils)

– 8 contact WSON (6mm x 8mm)

– 8 avance SOIC (200 mils)

• Tous les dispositifs sont RoHS conforme

 

DESCRIPTION DE PRODUIT ORGANISATION DE MÉMOIRE OPÉRATION DE DISPOSITIF
La famille instantanée périodique de 25 séries de SST comporte une interface à quatre fils et SPI-compatible qui tient compte d'un bas paquet de goupille-compte qui occupe moins d'espace de conseil et abaisse finalement des coûts du système totaux. De la mémoire instantanée périodique de SST25VF064C SPI est fabriquée avec SST de propriété industrielle, technologie performante de CMOS SuperFlash. L'injecteur de perçage d'un tunnel de conception et d'épais-oxyde de cellules de fente-porte atteignent une meilleure fiabilité et un manufacturability comparés aux approches alternatives. La rangée de mémoire de SST25VF064C SuperFlash est organisée dans l'uniforme 4 secteurs effaçables de K byte avec 32 blocs de recouvrement de K byte et 64 blocs effaçables recouverts par K byte. Le SST25VF064C est accédé par le protocole compatible d'autobus de SPI (interface périphérique périodique). L'autobus de SPI se compose de quatre lignes de contrôle ; La puce permettent (CE#) est employée pour choisir le dispositif, et des données sont accédées par l'entrée de données périodiques (SI), la production de données périodiques (AINSI), et l'horloge périodique (SCK).

 

Publication périodique interne du circuit SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI d'IC de programmeur

 


 

Inquiry Cart 0