
Add to Cart
Caractéristiques
■ performant, dispositifs logiques programmables basés sur EEPROM (PLDs) basé sur l'architecture de la seconde génération de MAX®
programmabilité (ISP) de dans-système du ■ 5.0-V par l'interface commune de (JTAG) de groupe d'action d'essai de la norme 1149,1 intégrés d'IEEE disponible dans des dispositifs de max 7000S – circuits d'ISP compatibles avec la norme 1532 d'IEEE
Le ■ inclut des dispositifs de 5.0-V max 7000 et des dispositifs basés sur ISPs de 5.0-V max 7000S
Circuits intégrés de (BST) d'essai de frontière-balayage du ■ JTAG dans des dispositifs de MAX7000S avec 128 macrocells ou plus
Famille complète du ■ EPLD avec des densités de logique s'étendant de 600 à 5 000 portes utilisables (voir les tableaux 1 et 2)
la logique de goupille-à-goupille du ■ 5 NS retarde avec jusqu'aux contre- fréquences 175.4-MHz (interconnexion y compris)
dispositifs PCI-conformes de ■ disponibles
Schéma fonctionnel du dispositif EPM7032, EPM7064 et EPM7096 du schéma 1.
Sécurité de conception
Tous les dispositifs de max 7000 contiennent une sécurité programmable mordus qu'accès de contrôles aux données programmées dans le dispositif. Quand ce peu est programmé, une conception de propriété industrielle mise en application dans le dispositif ne peut pas être copiée ou recherchée. Cette caractéristique fournit un haut niveau de sécurité de conception parce que les données programmées dans des cellules d'EEPROM sont invisibles. La sécurité a mordu que des contrôles cette fonction, aussi bien que toutes autres données programmées, est remis à zéro seulement quand le dispositif est reprogrammé.