Anterwell Technology Ltd.

Anterwell Technology Ltd. Large Original stock of IC Electronics Components, Transistors, Diodes etc. High Quality, Reasonable Price, Fast Delivery.

Manufacturer from China
Membre du site
9 Ans
Accueil / produits / Circuit Board Chips /

16 la Manche 1 MSPS 12-Bit CDA avec le compteur séquentiel dans 28-Lead TSSOP AD7490BRUZ

Contacter
Anterwell Technology Ltd.
Ville:shenzhen
Province / État:guangdong
Pays / Région:china
Contact:MissSharon Yang
Contacter

16 la Manche 1 MSPS 12-Bit CDA avec le compteur séquentiel dans 28-Lead TSSOP AD7490BRUZ

Demander le dernier prix
Numéro de type :AD7490BRUZ
Point d'origine :Usine originale
Quantité d'ordre minimum :10pcs
Conditions de paiement :T / T, Western Union, Paypal
Capacité d'approvisionnement :3500pcs
Délai de livraison :jour 1
Détails d'emballage :veuillez me contacter pour des détails
VDD à la terre :V de −0.3 V à +7
VDRIVE à la terre :−0.3 V à VDD + 0,3 V
Tension d'entrée analogique à la terre :−0.3 V à VDD + 0,3 V
Tension d'entrée de Digital à la terre :V de −0.3 V à +7
Tension de sortie numérique à la terre :−0.3 V à VDD + 0,3 V
REFIN à la terre :−0.3 V à VDD + 0,3 V
Le courant d'entrée à n'importe quel Pin exceptent Supplies1 :±10 mA
Température ambiante de température de stockage :−65°C à +150°C
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

 

16-Channel, 1 MSPS, 12-Bit CDA avec le compteur séquentiel dans 28-Lead TSSOP

 

 

CARACTÉRISTIQUES

Vitesse rapide de sortie : 1 MSPS

Spécifique pour ladensité doublede V de 2,7 V à 5,25 V

Puissance faible aux taux maximum de sortie

    maximum de 5,4 mW au kSPS 870 avec 3 approvisionnements de V

    maximum de 12,5 mW à 1 MSPS avec 5 approvisionnements de V

16 entrées (assymétriques) avec le compteur séquentiel

Grande largeur de bande d'entrée

    69,5 DB SNR à 50 kilohertz de fréquence d'entrée

Puissance flexible/gestion périodique de la fréquence d'horloge

Aucun retards de canalisation

Interface série à grande vitesse, SPI/QSPI™/MICROWIRE™/DSP compatible

Plein mode d'arrêt : 0,5 maximum de µA

28-lead TSSOP et 32 paquets de l'avance LFCSP

 

SCHÉMA FONCTIONNEL FONCTIONNEL

 

16 la Manche 1 MSPS 12-Bit CDA avec le compteur séquentiel dans 28-Lead TSSOP AD7490BRUZ

 

 

DESCRIPTION GÉNÉRALE

L'AD7490 est une grande vitesse de 12 bits, la puissance faible, 16 creuse des rigoles, l'approximation successive CDA. La pièce fonctionne alimentation à partir 2,7 de V simple à de 5,25 V d'énergie et comporte des taux de sortie jusqu'à 1 MSPS. La pièce contient un amplificateur à faible bruit et large de voie-et-prise de largeur de bande qui peut manipuler des fréquences d'entrée au-dessus de 1 mégahertz.

 

Le processus de conversion et les par acquisition de données sont commandés utilisant le CS et le signal d'horloge périodique, permettant au dispositif de se connecter par interface facilement aux microprocesseurs ou au DSPs. Le signal d'entrée est prélevé sur le bord en baisse du CS, et la conversion est également lancée en ce moment. Il n'y a aucun retard de canalisation lié à la cloison.

 

L'AD7490 emploie des techniques de conception avancées pour réaliser la dissipation de puissance faible très aux taux élevés de sortie. Pour des taux maximum de sortie, l'AD7490 consomme juste 1,8 mA avec 3 approvisionnements de V, et 2,5 mA avec 5 approvisionnements de V.

 

En plaçant le peu approprié dans le compteur d'instruction, la gamme d'entrée analogique pour la pièce peut être choisie pour être des 0 V à REFIN entré ou des 0 V à 2 entrée du × REFIN, avec la binaire droite ou le codage de sortie de deux compléments. L'AD7490 comporte 16 entrées analogiques assymétriques avec un compteur séquentiel de canal pour permettre à une sélection préprogrammée des canaux d'être converti séquentiellement. Le temps de conversion est déterminé par la fréquence de SCLK parce que ceci est également employé pendant que l'horloge principale pour commander la conversion.

 

L'AD7490 est disponible dans 32 une avance LFCSP et 28 un paquet de l'avance TSSOP.

 

 

POINTS CULMINANTS DE PRODUIT

1. L'AD7490 offre des taux de jusqu'à 1 sortie de MSPS. À la sortie maximum avec 3 approvisionnements de V, l'AD7490

    absorbe juste 5,4 mW de puissance.

2. Un ordre des canaux peut être choisi, par lesquels l'AD7490 fait un cycle et convertit.

3. L'AD7490 fonctionne à partir 2,7 d'un approvisionnement de V simple à de 5,25 V. La fonction de VDRIVE permet l'interface série

    pour se relier directement à 3 V ou à indépendant de 5 de V systèmes de processeurs de VDD.

4. Le taux de conversion est déterminé par l'horloge périodique, accordant le temps de conversion être réduit

    l'augmentation périodique de la fréquence d'horloge. La pièce comporte également de divers modes d'arrêt pour maximiser l'efficacité de puissance

    aux taux inférieurs de sortie. La puissance est 0,5 µA, maximum, quand pendant le plein arrêt.

5. La pièce comporte une approximation successive standard CDA avec le contrôle précis de l'instant d'échantillonnage par l'intermédiaire de

    un CS a entré et une fois outre du contrôle de conversion.

 

 

CAPACITÉS ABSOLUES MERCI = 25°C, sauf indication contraire.

        Estimation de paramètre

   Vdensité double à la terre V de −0.3 V à +7

   VCOMMANDE à la terre −0.3 V à Vdensité double + 0,3 V

   Tension d'entrée analogique à la terre −0.3 V à Vdensité double + 0,3 V

   Tension d'entrée de Digital à la terre V de −0.3 V à +7

   Tension de sortie numérique à la terre −0.3 V à Vdensité double + 0,3 V  

   RéférenceDEDANS à la terre −0.3 V à Vdensité double + 0,3 V

   Le courant d'entrée à n'importe quel Pin excepté fournit±10 mA

   Chaînes de température de fonctionnement

        (Version de B) −40°C commercial à +85°C

        Température ambiante de température de stockage −65°C à +150°C

   La température de jonction 150°C

   LFCSP, paquet de TSSOP, dissipation de puissance 450 mW

         impédance thermique 108.2°C/W (LFCSP) du θJA

                                                                                 97.9°C/W (TSSOP)

         impédance thermique 32.71°C/W (LFCSP) du θJC

                                                                                 14°C/W (TSSOP)

   La température d'avance, soudant

       Phase vapeur (60 sec) 215°C

       (Sec 15) 220°C infrarouge

   ESD 1 kilovolt

Les courants 1 passagers de jusqu'à 100 mA ne causent pas le verrou- de thyristor.

 

Les efforts au-dessus de ceux énumérés sous des capacités absolues peuvent endommager permanent le dispositif. C'est un effort évaluant seulement ; l'opération fonctionnelle du dispositif à ces derniers ou d'aucune autre condition au-dessus de ceux indiqués dans la section opérationnelle de ces spécifications n'est pas impliquée. L'exposition aux conditions de capacité absolue pendant des périodes prolongées peut affecter la fiabilité de dispositif.

 

BROCHAGES ET DESCRIPTIONS DE FONCTION

 

16 la Manche 1 MSPS 12-Bit CDA avec le compteur séquentiel dans 28-Lead TSSOP AD7490BRUZ

 

Descriptions de fonction de Pin

             Pin non.

 Description de mnémonique de TSSOP LFCSP

    puce du CS 20 18 choisie. Basse entrée active de logique. Cette entrée fournit le double

                                                                              fonction de lancer des conversions sur l'AD7490 et également

                                                                              encadre le transfert des données périodique.

    référence 23 21DANS l'entrée de référence pour l'AD7490. Une référence externe doit

                                                                               soyez appliqué à cette entrée. La gamme de tension pour l'externe

                                                                               la référence est le ± 1% de 2,5 V pour la représentation spécifique.

    entrée d'alimentation d'énergiededensité double de 22 20 V. La gammededensité double de V pour l'AD7490 est de

                                                                               2,7 V à 5,25 V. Pour les 0 V à la référence de 2 ×DANS la gamme, ladensité doublede V devrait

                                                                               soyez de 4,75 V à 5,25 V.

  14, 21, 24 12, 19, au sol d'analogue de 22 AGND. Point de référence au sol pour tous les circuits sur

                                                                                AD7490. Tous les signaux entrée analogue/numérique et externe

                                                                                le signal de référence devrait être mentionné cette tension d'AGND.

                                                                                Toutes les goupilles d'AGND devraient être reliées ensemble.

  13 à 5, 11 à 9, VIN0 à l'entrée analogique 0 de VIN15 par l'entrée analogique 15. Seize assymétriques

  3 à 1, 7 à 2, canaux d'entrée analogique qui sont multiplexés dans dessus la puce

  28 à 25 31 à 26, voie-et-prise. Le canal d'entrée analogique à convertir est

                         24 choisi à l'aide du peu ADD3 d'adresse par ADD0 de

                                                                                le compteur d'instruction. Le peu d'adresse, en même temps que

                                                                                SEQ et OMBRAGEZ le peu, permettent au registre d'ordre d'être

                                                                                programmé. La gamme d'entrée pour tous les canaux d'entrée peut

                                                                                étendez-vous de 0 V à de REFIN ou de 0 V 2 au × REFIN comme choisi

                                                                                par l'intermédiaire de la GAMME a mordu dans le compteur d'instruction. Toute entrée inutilisée

                                                                                des canaux devraient être reliés à AGND pour éviter le bruit

                                                                                collecte.

   19 17 données DIN dedans. Entrée de logique. Données à écrire au compteur d'instruction

                                                                                de l'AD7490 est fourni sur cette entrée et est synchronisé dans

                                                                                le registre sur le bord en baisse de SCLK (voyez le contrôle

                                                                                Enregistrez la section).

   15 13 données de DOUT. Sortie de logique. Le résultat de conversion du

                                                                                AD7490 est fourni sur cette sortie comme un train de données de données périodiques.

                                                                                Le peu est synchronisé sur le bord en baisse du SCLK

                                                                                entrée. Le train de données de données se compose de quatre bits d'adresse

                                                                                indiquant quel canal le résultat de conversion correspond

                                                                                à, suivi des 12 bits des données de conversion, qui sont

                                                                                fourni par MSB d'abord. Le codage de sortie peut être choisi As

                                                                                la binaire droite ou le complément deux par l'intermédiaire du CODAGE a mordu dedans

                                                                                le compteur d'instruction.

   horloge de publication périodique de 16 14 SCLK. Entrée de logique. SCLK fournit l'horloge périodique pour

                                                                                données de accès de la cloison. Cette entrée d'horloge est également employée

                                                                                comme source d'horloge pour le processus de conversion du

                                                                                 AD7490.

   entrée d'alimentation d'énergiede logique d'ENTRAÎNEMENT de 17 15 V. La tension assurée à cette goupille

                                                                                 détermine à quelle tension l'interface série du

                                                                                 AD7490 fonctionne.

   Protection exposée par EPAD NON-DÉTERMINÉ de PE. Connect a exposé la protection à la terre.

 

 

 

Inquiry Cart 0