
Add to Cart
Caractéristiques
Les caractéristiques du module de CDA incluent :
• Algorithme linéaire d'approximation successive avec la résolution de 12 bits.
• Jusqu'à 28 entrées analogiques.
• Sortie composée dans 12-, 10 - ou format droit-justifié à 8 bits.
• Conversion simple ou continue (retour automatique au ralenti après conversion simple).
• Temps d'échantillon et vitesse de conversion/puissance configurables.
• Drapeau complet et interruption de conversion.
• Horloge d'entrée sélectionnable de jusqu'à quatre sources.
• Opération dans l'attente ou les modes stop3 une opération plus à faible bruit.
• Source asynchrone d'horloge pour une opération plus à faible bruit.
• Déclencheur asynchrone sélectionnable de conversion de matériel.
• Automatique rivalisez avec l'interruption pour moins-que, ou supérieur ou égal à, valeur programmable.
Comparez le registre élevé de valeur (ADCCVH)
En mode de 12 bits, le registre d'ADCCVH tient les quatre bits supérieurs des 12 que le bit comparent la valeur. Ce peu est comparé aux quatre bits supérieurs du résultat suivant une conversion en mode de 12 bits quand la fonction de comparer est permise
En mode de 10 bits, le registre d'ADCCVH tient les deux bits supérieurs des 10 que le bit comparent la valeur (ADCV9 – ADCV8). Ce peu est comparé aux deux bits supérieurs du résultat suivant une conversion en mode de 10 bits quand la fonction de comparer est permise. En mode à 8 bits, ADCCVH n'est pas employé pendant compare.
Schéma fonctionnel