
Add to Cart
Temp des véhicules à moteur de FM24CL64B-GTR. mémoire périodique de 64Kb 3V F-RAM
Caractéristiques
64K peu RAM non-volatile ferroélectrique
Organisé en tant que 8192 x 8 bits
La résistance élevée 10 trillion (1013) lu/écrit
NoDelay™ écrit
Processus ferroélectrique de Haut-fiabilité avancée
Interface série à deux fils rapide
Jusqu'à 1 mégahertz de fréquence maximum d'autobus
Remplacement direct de matériel pour EEPROM
Synchronisation de legs de soutiens pour 100 kilohertz et 400 kilohertz
Consommation de puissance faible
Opération de basse tension 3.0-3.6V
courant de réserve de 6 μA (+85°C)
Configuration industriellement compatible
La température des véhicules à moteur -40C à +125C
Qualifié selon des spécifications de l'AEC Q100
paquet de /RoHS SOIC du « vert » 8-pin
Description
Le FM24CL64B est une mémoire non volatile 64Kbit utilisant un processus ferroélectrique avancé. Une mémoire à accès sélectif ou un F-RAM ferroélectrique est non-volatile et exécute lit et écrit comme RAM. Il fournit la conservation fiable de données pendant des années tout en éliminant les complexités, les frais généraux, et les problèmes au niveau système de fiabilité provoqués par EEPROM et d'autres mémoires non volatiles. Le FM24CL64B exécute écrit des opérations à la vitesse d'autobus. Aucun écrivez les retards sont encourus. Le prochain cycle d'autobus peut débuter immédiatement sans besoin de vote de données. En outre, les offres de produit écrivent des ordres de grandeur de résistance plus haut qu'EEPROM. En outre, F-RAM montre la puissance faible beaucoup pendant écrit qu'EEPROM puisqu'écrivez les opérations n'exigent pas une tension d'alimentation électrique intérieurement élevée pour écrivent des circuits. Ces capacités rendent l'idéal de FM24CL64B pour l'exigence d'applications de mémoire non volatile fréquent ou rapide écrit. Les exemples s'étendent de la collecte de données d'où le nombre écrivent des cycles peut être critique, à exiger les contrôles industriels où les longs écrivent la période d'EEPROM peuvent causer la perte de données. La combinaison des caractéristiques permet une écriture plus fréquente de données avec moins de frais généraux pour le système. Le FM24CL64B fournit les indemnités substantielles aux utilisateurs d'EEPROM périodique, pourtant ces avantages sont disponibles en remplacement de réunion informelle de matériel. Le dispositif est disponible en paquet de la goupille SOIC du standard de l'industrie 8 utilisant un protocole (I2C) à deux fils familier. Le dispositif est garanti sur la température ambiante des véhicules à moteur de -40°C à +125°C.
Brochage
Description de Pin
Nom de Pin | Type | Description de Pin |
---|---|---|
A0-A2 | Entrée | Adresse choisie 0-2 de dispositif : Ces goupilles sont utilisées pour choisir un de jusqu'à 8 dispositifs du même type sur le même autobus à deux fils. Pour choisir le dispositif, la valeur d'adresses sur les deux goupilles doit assortir le peu correspondant contenu dans l'adresse slave. Les goupilles d'adresse sont abaissées intérieurement |
SDA | Entrée-sortie | Données périodiques/adresse : C'est une goupille bidirectionnelle pour l'interface à deux fils. C'est ouvert-drain et est prévu pour être fil-OU le ‟d avec d'autres dispositifs sur l'autobus à deux fils. Le tampon d'entrée incorpore un déclencheur de Schmitt pour l'immunité de bruit et le conducteur de sortie inclut le contrôle de pente pour les bords en baisse. Une résistance cabreuse externe est exigée. |
Câble coaxial | Entrée | Horloge périodique : La goupille périodique d'horloge pour l'interface à deux fils. Des données sont synchronisées hors de la partie sur le bord en baisse, et dans le dispositif sur le bord de montée. Le câble coaxial entré également incorpore une entrée de déclencheur de Schmitt pour l'immunité de bruit. |
Wp | Entrée | Protection contre l'écriture : Quand attaché à VDD, les adresses dans la carte mémoire entière seront protégées en écriture. Quand le wp est mis à la terre, toutes les adresses peuvent être écrites. Cette goupille est abaissée intérieurement. |
VDD | Approvisionnement | Tension d'alimentation |
VSS | Approvisionnement | La terre |
Aperçu
Le FM24CL64B est une mémoire périodique de F-RAM. La rangée de mémoire est logiquement organisée comme rangée de mémoire de 8 192 x 8 bits et est accédée utilisant une interface à deux fils industriellement compatible. L'opération fonctionnelle du F-RAM est semblable à EEPROMs périodique. La différence majeure entre le FM24CL64B et un EEPROM périodique avec le même pinout se rapporte à son supérieur écrivent la représentation.
Architecture de mémoire
En accédant au FM24CL64B, l'utilisateur adresse 8192 emplacements chacun avec 8 bits d'informations. Ces bits d'informations sont décalés en série. Les 8192 adresses sont accédées utilisant le protocole à deux fils, qui inclut une adresse slave (pour distinguer d'autres dispositifs sans mémoire) et une adresse d'octet 2. Seulement les 13 bits inférieurs sont employés par le décodeur pour accéder à la mémoire. Les trois peu supérieur d'adresse devraient être placés à 0 pour la compatibilité avec des dispositifs plus à haute densité à l'avenir. Le temps d'accès pour l'opération de mémoire est essentiellement zéro au delà du moment nécessaire pour le protocole périodique. C'est-à-dire, la mémoire est lue ou écrite à la vitesse de l'autobus à deux fils. À la différence d'un EEPROM, il n'est pas nécessaire de voter le dispositif pour une condition "DISPONIBLE" puisqu'écrit se produisent à la vitesse d'autobus. C'est-à-dire, avant qu'une nouvelle transaction d'autobus puisse être décalée dans la pièce, une opération d'inscription sera complète. Ceci est expliqué plus en détail dans la section d'interface ci-dessous. Les utilisateurs prévoient que plusieurs avantages de système évidents du FM24CL64B dû à son rapide écrivez au cycle et à la résistance élevée par rapport à EEPROM. Néanmoins il y a les avantages moins évidents aussi bien. Par exemple dans un environnement de bruit élevé, l'opération de rapide-inscription est moins susceptible de la corruption qu'un EEPROM puisqu'elle est accomplie rapidement. En revanche, un EEPROM ayant besoin de des millisecondes pour écrire est vulnérable pour ébruiter pendant l'une grande partie du cycle. Notez qu'il est de la responsabilité du ‟s d'utilisateur de s'assurer que VDD est en dessous des tolérances de fiche technique pour empêcher l'opération incorrecte.
Interface à deux fils
Le FM24CL64B utilise un protocole à deux fils bidirectionnel d'autobus utilisant peu de goupilles ou espace de conseil. Le schéma 2 montre une configuration de système typique utilisant le FM24CL64B dans un système basé sur microcontrôleur. L'autobus à deux fils industriellement compatible est bien connu à beaucoup d'utilisateurs mais est décrit dans cette section. Par convention, n'importe quel dispositif qui envoie des données sur l'autobus est l'émetteur tandis que le dispositif de cible pour ces données est le récepteur. Le dispositif qui commande l'autobus est le maître. Le maître est responsable de produire du signal d'horloge pour toutes les opérations. N'importe quel dispositif sur l'autobus qui est commandé est un esclave. Le FM24CL64B est toujours un dispositif slave. Le protocole d'autobus est commandé par des états de transition dans les signaux de SDA et de câble coaxial. Il y a quatre conditions comprenant le début, arrêt, bit d'informations, ou reconnaissez. Le schéma 3 montre les conditions de signal qui spécifient les quatre états. Des diagrammes de synchronisation détaillés sont montrés dans la section électrique de caractéristiques.