Add to Cart
Série du noyau I5 d'unité centrale de traitement Procesors I5-7260U SR363 d'ordinateur portable (4MB cachette, jusqu'à 3.4GHz) - unité centrale de traitement de carnet
Le noyau i5-7260U est un double-noyau rapide SoC pour des carnets et Ultrabooks basés sur l'architecture de lac Kaby et a été annoncé en janvier 2017. L'unité centrale de traitement a le processeur deux que les noyaux ont synchronisé à 2.2-3.4 gigahertz (deux noyaux également jusqu'à 3,4 gigahertz). Le processeur peut exécuter jusqu'à quatre grâce de fils simultanément au filetage hyper. Elle est également équipée d'Intel Iris Plus Graphics 640 GPU avec l'eDRAM de 64 mbs, un contrôleur à canal double de mémoire (DDR4) aussi bien que la vidéo VP9 et H.265 décodant aussi bien que codant. La puce est encore fabriquée en processus 14nm avec des transistors de FinFET.
Nombre i5-7260U de processeur
| Nombre de processeur | i5-7260U |
| Famille | Mobile du noyau i5 |
| Technologie (micron) | 0,014 |
| Vitesse du processeur (gigahertz) | 2,2 |
| Taille de la cachette L2 (KBs) | 512 |
| Taille de la cachette L3 (mb) | 4 |
| Le nombre de noyaux | 2 |
| EM64T | Soutenu |
| Technologie de HyperThreading | Soutenu |
| Technologie de virtualisation | Soutenu |
| Technologie augmentée de SpeedStep | Soutenu |
| Caractéristique mordue pardébronchement | Soutenu |
Informations générales :
| Type | Unité centrale de traitement/microprocesseur |
| Segment de marché | Mobile |
| Famille | |
| Numéro de type | |
| Fréquence | 2200 mégahertz |
| Fréquence maximum de turbo | 3400 mégahertz (1 ou 2 noyaux) |
| Multiplicateur d'horloge | 22 |
| Paquet | 1356-ball BGA |
| Prise | BGA1356 |
| Taille | 1,65 » x 0,94"/4.2cm x 2.4cm |
| Date d'introduction | 3 janvier 2017 |
Architecture Microarchiteture :
| Microarchitecture | Lac Kaby |
| Noyau de processeur | Lac-U de Kaby |
| Creusez la progression | J1 (SR363) |
| Processus de fabrication | 0,014 microns |
| Largeur de données | bit 64 |
| Le nombre de noyaux d'unité centrale de traitement | 2 |
| Le nombre de fils | 4 |
| Unité de virgule flottante | Intégré |
| Taille de niveau 1 cachette | 2 x 32 la manière du KB 8 a placé les cachettes associatives d'instruction 2 x 32 la manière du KB 8 a placé les cachettes associatives de données |
| Taille de niveau 2 cachettes | 2 x 256 la manière du KB 4 a placé les cachettes associatives |
| Taille de niveau 3 cachettes | 4 la manière du mb 16 a placé la cachette partagée associative |
| Taille de niveau 4 cachettes | Mb 64 |
| Mémoire physique | 32 GIGAOCTETS |
| Multitraitement | Non soutenu |
| Prolongements et technologies |
|
| Caractéristiques de puissance faible | Technologie augmentée de SpeedStep |
Périphériques/composants intégrés :
| Contrôleur d'affichage | 3 affichages |
| Graphiques intégrés | Type de GPU : Intel Iris Plus 640 Microarchitecture : GEN 9 LP Fréquence basse (mégahertz) : 300 Fréquence maximum (mégahertz) : 950 |
| Contrôleur de mémoire | Le nombre de contrôleurs : 1 Canaux de mémoire : 2 Mémoire soutenue : DDR3L-1600, LPDDR3-1866, DDR4-2133 Largeur de bande maximum de mémoire (GB/s) : 34,1 |
| D'autres périphériques | Interface de PCI Express 3,0 (12 ruelles) |
Eletrical/paramètres thermiques :
| Température de fonctionnement maximum | 100°C |
| Conception thermique Power1 | 5 watts |