
Add to Cart
Mod des instruments de développement DAC38J84 EVAL des instruments de développement DAC38J84 EVAL MO Data Conversion IC d'IC de conversion de données de DAC38J84EVM
Description fonctionnelle
Le DAC3XJ8XEVM est prévu pour l'évaluation de la famille de DAC3XJ8X d'ultra-rapide, interface DACs de JESD204B. Le signal d'entrée numérique au DAC est fourni du connecteur de FMC (J16) sur jusqu'à huit ruelles de 12.5-Gbps SerDes utilisant la norme d'interface de JESD204B. Le connecteur de FMC est également utilisé pour le signal de SYNCHRONISATION exigé pour établir le lien de JESD204B et horloge de dispositif et signal de SYSREF pour FPGA.
La sortie analogique du DAC3XJ8X peut être surveillée sur les connecteurs installés de SMA a marqué IOUTA par IOUTD pour les canaux A à D, respectivement. Les sorties analogiques sont transformateur couplé et ne passent pas les signaux basse fréquence au-dessous d'approximativement 10 mégahertz. Le transformateur convertit la sortie différentielle de DAC en résultat assymétrique pour l'usage avec l'équipement de laboratoire commun par les jonctions de câble de câble de SMA.
Les horloges pour le DAC et le FPGA sont distribuées utilisant le décapant ultra à faible bruit de frousse de l'horloge LMK04828 pour des applications de JESD204B. Le LMK04828 peut être installé dans un grand choix de configurations comprenant le mode de distribution d'horloge et le mode de nettoyage de frousse de double-boucle. En mode de distribution d'horloge, le taux de sortie désiré de DAC est fourni au connecteur de CLKIN et le LMK04828 divise et distribue les horloges de dispositif et des signaux de SYSREF. En mode de double-boucle, le connecteur de CLKIN peut être utilisé pour fournir une référence au LMK04828, mais les horloges sont produites à bord utilisant le LMK04828 PLL et 122,88 mégahertz à bord VCXO.
Connecteur ou Jumper Label | Indicateur de référence | But |
IOUTAP | J2 | Sortie couplée par transformateur de DAC Channel A |
IOUTBN | J8 | Sortie couplée par transformateur de DAC Channel B |
IOUTCP | J9 | Sortie couplée par transformateur de DAC Channel C |
IOUTDN | J11 | Sortie couplée par transformateur de DAC Channel D |
SPI_SELECTOR | JP3 | Source choisie de signal de SPI. Sous peu 1-2 pour le connecteur de FMC, 2 ou 3 pour USB. |
1.8V_SEL | JP5 | Source choisie de l'approvisionnement 1.8-V pour CPLD. Sous peu 1-2 pour l'approvisionnement de conseil, 2 ou 3 pour la puissance d'USB. |
3.3V_SEL | JP6 | Source choisie de l'approvisionnement 3.3-V pour CPLD. Sous peu 1-2 pour l'approvisionnement de conseil, 2 ou 3 pour la puissance d'USB. |
CLKIN | J17 | L'entrée d'horloge pour LMK04828. L'installation de défaut fournit l'horloge à CLKIN1 mais peut être configurée pour fournir une horloge aux goupilles d'OSCIN. |
XO_PWR | JP2 | Pullover court pour fournir la puissance à 122,88 mégahertz à bord VCXO pour le mode de PLL du LMK04828. Sinon utilisant le VCXO, déconnectez la puissance d'empêcher coupler dans l'horloge extérieurement fournie. |
TXENABLE | JP1 | Commande la goupille de TXENABLE du DAC3XJ8X. Short 1-2 pour permettre la transmission. |
SOMMEIL | JP4 | Commande la goupille de SOMMEIL du DAC3XJ8X. Short 1-2 pour mettre DAC pour dormir. |
FMC_CONNECTOR | J16 | Connexion conseil de TSW14J56 ou de FPGA à développement |
USB | J14 | Port de câble d'USB |
+5V_IN | J23 | cric de baril d'alimentation de l'énergie 5-V |