
Add to Cart
Interface IC ASYNCHRON RCVR/TRANS de PC16552DVX/NOPB UART avec le fifo
Description générale
Le PC16552D est une double version du récepteur -émetteur asynchrone universel de PC16550D (UART) que les deux canaux périodiques sont complètement indépendants excepté une interface commune d'unité centrale de traitement et l'entrée en cristal sur la mise sous tension les deux canaux sont fonctionellement identique aux 16450 canal peut fonctionner avec l'émetteur de sur-puce et le récepteur FIFOs (mode de fifo) pour soulager l'unité centrale de traitement des frais généraux excessifs de logiciel en mode de fifo chaque canal est capable de protéger 16 octets (plus 3 bits des données d'erreur par octet dans le RCVR fifo) de données dans l'émetteur et le récepteur tout la logique de commande de fifo est sur-puce pour réduire au minimum des frais généraux de système et pour maximiser l'efficacité de système
La signalisation pour des transferts de DMA est faite par deux bornes par
le canal (TXRDY et RXRDY) la fonction de RXRDY est mul-
tiplexed sur une borne avec les tions fonctionnels de la SORTIE 2 et du BAUDOUT L'unité centrale de traitement peut choisir ces fonctions par un nouveau registre (le registre alternatif de fonction)
Chaque canal exécute la conversion périodique-à-parallèle sur des caractères de données a reçu d'un périphérique ou une conversion de MODEM et parallèle-à-périodique sur re de caractères de données ceived de l'unité centrale de traitement que L'unité centrale de traitement peut indiquer le statut complet de chaque re des informations d'état de canal à tout moment mis en communication inclut le type et la condition des tions d'opéra de transfert exécuté par le DUART aussi bien que toutes les conditions d'erreur (encadrement de dépassement de parité ou interruption de coupure)
Le DUART inclut des genres programmables massif de roche d'une vitesse baud pour chaque canal que chacun est capable de diviser l'entrée d'horloge par des diviseurs de 1 à (216 b 1) et production d'une horloge de 16 C pour conduire les dispositions internes de logique d'émetteur sont également inclus pour utiliser cette horloge de 16 C pour conduire la logique de récepteur Le DUART a la capacité complète de Modem-contrôle et les interruptions d'un système de processeur-interruption peuvent être pro grammed aux besoins des utilisateurs réduisant au minimum la mise de COM exigée pour manipuler la liaison
Le DUART est fabriqué utilisant le M2CMOSTM avancé du semi-conducteur national