
Add to Cart
Les générateurs à horloge d'ICS de minuterie d'horloge de CDCM61004RHBR et de soutien de produits de 1:4 frousse de Lo ultra Cristal-dans la GEN d'horloge
Caractéristiques 1
Plage de fréquence d'entrée : 21,875 mégahertz à 28,47 mégahertz
La Sur-puce VCO fonctionne dans la plage de fréquence de 1,75 gigahertz à 2,05 gigahertz
4x a produit disponible :
– Pin-sélectionnable entre LVPECL, LVDS, ou
2-LVCMOS ; Fonctionne à 3,3 V
Sortie de by-pass de LVCMOS disponible
Fréquence de sortie sélectionnable par /1, /2, /3, /4, /6, /8 d'un diviseur à sortie unique
Les appuis LVPECL/LVDS commun ont produit des fréquences :
– 62,5 mégahertz, 74,25 mégahertz, 75 mégahertz, 77,76 mégahertz, 100 mégahertz, 106,25 mégahertz, 125 mégahertz, 150 mégahertz, 155,52 mégahertz, 156,25 mégahertz, 159,375 mégahertz, 187,5 mégahertz, 200 mégahertz, 212,5 mégahertz, 250 mégahertz, 311,04 mégahertz, 312,5 mégahertz, 622,08 mégahertz,
625 mégahertz
• Les appuis LVCMOS commun ont produit des fréquences :
– 62,5 mégahertz, 74,25 mégahertz, 75 mégahertz, 77,76 mégahertz, 100 mégahertz, 106,25 mégahertz, 125 mégahertz, 150 mégahertz, 155,52 mégahertz, 156,25 mégahertz, 159,375 mégahertz, 187,5 mégahertz, 200 mégahertz, 212,5 mégahertz, 250 mégahertz
Plage de fréquence de sortie : 43,75 mégahertz à 683,264 mégahertz (voir le tableau 4)
Largeur de bande interne de boucle de PLL : 400 kilohertz
Noyau performant de PLL :
– Mettez le bruit en phase typiquement à – 146 dBc/Hz à 5-MHz compensent pour la sortie de 625-MHz LVPECL
– Frousse aléatoire typiquement à 0,509 picosecondes, RMS
(10 kilohertz à 20 mégahertz) pour la sortie de 625-MHz LVPECL
Le coefficient d'utilisation de sortie a corrigé à 50% (± 5%)
Bas biais de sortie de 30 picosecondes sur des sorties de LVPECL
Diviseur programmant utilisant des goupilles de contrôle :
– Deux bornes pour Prescaler/diviseur de retour
– Trois bornes pour le diviseur de sortie
– Deux bornes pour la sortie choisie
Chip Enable Control Pin Available
noyau 3.3-V et alimentation d'énergie d'entrée-sortie
Température ambiante industrielle : – 40°C à 85°C
5-millimètre de × 5 millimètres, goupille 32, paquet de VQFN (RHB)
La protection d'ESD dépasse 2 kilovolts (HBM)
2 applications
• Conducteur d'horloge de Bas-frousse pour des applications à extrémité élevé de la télématique comprenant SONET, l'Ethernet, la Manche de fibre, le Serial ATA, et la TVHD
• Crystal Oscillator Replacement à haute fréquence rentable
Description 3
Le CDCM61004 est un synthétiseur élevé souple, de bas-frousse de fréquence capable de produire de quatre basses sorties d'horloge de frousse, sélectionnable entre la logique accouplée à l'émetteur positive de basse tension (LVPECL), la signalisation différentielle de basse tension (LVDS), ou les sorties de basse tension du CMOS (LVCMOS), d'un cristal basse fréquence d'entrée de LVCMOS pour un grand choix de câble et d'applications de transmission de données. Le CDCM61004 comporte un PLL à bord qui peut être facilement configuré seulement par des goupilles de contrôle. La représentation aléatoire de frousse de sortie globale est moins de 1 picoseconde, RMS (de 10 kilohertz à 20 mégahertz), faisant à ce dispositif un choix parfait pour l'usage dans des applications exigeantes telles que SONET, à Ethernet, à Manche de fibre, et à San. Le CDCM61004 est disponible dans un petit, 32 bornes, 5 paquet du millimètre VQFN du × 5 de millimètre.
L'information de dispositif
NUMÉRO DE LA PIÈCE |
PAQUET |
TAILLE DU CORPS (NOM) |
CDCM61004 |
VQFN (32) |
5,00 millimètres de × 5,00 millimètres |