
Add to Cart
Caractéristiques
• Temps rapide d'accès en lecture
– 150 NS
• La page automatique écrivent l'opération
– Adresse interne et verrous de données pour 64 octets
– Minuterie de contrôle interne
• Écrivez rapidement les durées de cycle
– La page écrivent la durée de cycle : 3 Mme ou 10 Mme maximum
– la page de 1 à 64 octets écrivent l'opération
• Dissipation de puissance faible
– courant actif de 50 mA
– courant de réserve de 200 µA CMOS
• Protection des données de matériel et de logiciel
• Le vote de DONNÉES pour la fin de écrivent la détection
• Technologie élevée de la fiabilité CMOS
– Résistance : 104 ou 105 cycles
– Conservation de données : 10 ans
• 5V approvisionnement simple du ± 10%
• Entrées et sorties compatibles de CMOS et de TTL
• JEDEC a approuvé Pinout d'un octet
• Pleines températures ambiantes militaires et industrielles
• Option de empaquetage du vert (Pb/Halide-free)
Pin Configurations
Pin Name | Fonction |
A0 - A14 | Adresses |
CE | Chip Enable |
OE | La sortie permettent |
NOUS | Écrivez permettent |
I/O0 - I/O7 | Entrées de données/sorties |
OR | Aucun reliez |
C.C | Ne reliez pas |
Description
L'AT28C256 est électriquement une mémoire microprogrammable effaçable et performante. Son 256K de mémoire est organisé en tant que 32 768 mots par 8 bits. Construit avec la technologie non-volatile avancée du CMOS d'Atmel, le dispositif offre des temps d'accès à 150 NS avec la dissipation de puissance juste de 440 mW. Quand le dispositif est ne pas sélectionner, le courant de réserve de CMOS est moins de µA 200.
L'AT28C256 est accédé comme une MÉMOIRE RAM statique pour la lecture ou écrit le cycle sans besoin de composants externes. Le dispositif contient un registre de page de 64 octets pour permettre l'inscription de jusqu'à 64 octets simultanément. Pendant écrire le cycle, les adresses et 1 à 64 octets de données sont intérieurement verrouillés, libérant le bus d'adresse et de données pour d'autres opérations. Après l'initiation de l'écrire le cycle, le dispositif écrira automatiquement les données verrouillées utilisant une minuterie de contrôle interne. La fin de l'écrire le cycle peut être détectée par le vote de DONNÉES d'I/O7. Une fois que la fin de l'écrivent le cycle a été détecté un nouvel accès pour une lecture ou écrit peut commencer.
L'AT28C256 d'Atmel a les caractéristiques supplémentaires pour assurer de haute qualité et le manufacturability. Le dispositif utilise de correction d'erreurs interne pour la résistance prolongée et les caractéristiques améliorées de conservation de données. Un mécanisme facultatif de protection des données de logiciel est disponible pour garder contre négligent écrit. Le dispositif inclut également les 64 octets supplémentaires d'EEPROM pour l'identification ou le cheminement de dispositif