ChongMing Group (HK) International Co., Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Membre actif
3 Ans
Accueil / produits / Flash Memory IC Chip /

Programmeur IC Circuit interne SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI série

Contacter
ChongMing Group (HK) International Co., Ltd
Ville:shenzhen
Pays / Région:china
Contact:MsDoris Guo
Contacter

Programmeur IC Circuit interne SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI série

Demander le dernier prix
Chaîne vidéo
Number modèle :SST25VF064C-80-4I-Q2AE-T
Point d'origine :Taïwan
Quantité d'ordre minimum :100pcs
Conditions de paiement :T/T, Western Union, Paypal
Capacité d'approvisionnement :6000pcs
Délai de livraison :1 jour
Détails de empaquetage :Veuillez me contacter pour des détails
Description :ÉCLAIR 64MBIT SPI/DUAL 8WSON D'IC
Expédition :DHL, Fedex, TNT, SME, UPS
Ligne principale :IC, module, transistor, diodes, condensateur, résistance etc.
La température industrielle :-40°C à +85°C
La température commerciale :0°C à +70°C
Paquet d'usine :2000pcs/reel
Paquet :WSON-8
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

Programmeur IC Circuit interne SST25VF064C-80-4I-Q2AE-T 64 Mbit SPI série

SST25VF064C-80-4I-Q2AE-TFlash double E/S série SPI 64 Mbits

CARACTÉRISTIQUES:

• Opérations de lecture et d'écriture à tension unique - 2,7-3,6 V

• Architecture d'interface série

– Compatible SPI : Mode 0 et Mode 3

• Prise en charge double entrée/sortie

- Instruction à double sortie à lecture rapide

- Instruction double E / S à lecture rapide

• Fréquence d'horloge à grande vitesse

– 80 MHz pour la lecture à grande vitesse (0BH)

– 75 MHz pour la double sortie à lecture rapide (3BH)

– 50 MHz pour les E/S doubles à lecture rapide (BBH)

– 33 MHz pour l'instruction de lecture (03H)

• Fiabilité supérieure

– Endurance : 100 000 Cycles (typique)

– Plus de 100 ans de conservation des données

• Basse consommation énergétique

– Courant de lecture actif : 12 mA (typique à 80 MHz) pour la lecture d'un seul bit)

– Courant de lecture actif : 14 mA (typique à 75 MHz) pour rea double bit

d)

– Courant de veille : 5 µA (typique)

• Capacité d'effacement flexible

– Secteurs uniformes de 4 Ko

– Blocs de superposition uniformes de 32 Ko

– Blocs de superposition uniformes de 64 Ko

• Effacement rapide - Temps d'effacement de la puce : 35 ms (typique)

– Temps d'effacement de secteur/bloc : 18 ms (typique)

• Programme de page - 256 octets par page

- Prise en charge d'entrée simple et double

– Temps de programme de page rapide en 1,5 ms (typique)

• Détection de fin d'écriture

– Le logiciel interroge le bit BUSY dans le registre d'état

• Protection en écriture (WP#)

– Active/désactive la fonction de verrouillage du registre d'état

• Protection en écriture du logiciel

– Protection en écriture via les bits Block-Protection dans le registre d'état

• ID de sécurité

– Programmable une seule fois (OTP) 256 bits, ID sécurisé

- Identifiant unique 64 bits préprogrammé en usine

- 192 bits programmable par l'utilisateur

• Écart de température

– Commerciale = 0°C à +70°C

– Industriel : -40°C à +85°C

• Forfaits disponibles

– SOIC 16 dérivations (300 mils)

– WSON 8 contacts (6mm x 8mm)

– SOIC 8 dérivations (200 mils)

• Tous les appareils sont conformes RoHS

DESCRIPTION DU PRODUIT ORGANISATION DE LA MÉMOIRE FONCTIONNEMENT DE L'APPAREIL
La famille Serial Flash de la série SST 25 comprend une interface compatible SPI à quatre fils qui permet un boîtier à faible nombre de broches qui occupe moins d'espace sur la carte et réduit finalement les coûts totaux du système.La mémoire flash série SST25VF064C SPI est fabriquée avec la technologie CMOS SuperFlash hautes performances propriétaire de SST.La conception de la cellule à grille divisée et l'injecteur à effet tunnel à oxyde épais offrent une meilleure fiabilité et une meilleure fabricabilité par rapport aux autres approches. La matrice de mémoire SuperFlash SST25VF064C est organisée en secteurs effaçables uniformes de 4 Ko avec des blocs superposés de 32 Ko et des blocs effaçables superposés de 64 Ko. Le SST25VF064C est accessible via le protocole compatible avec le bus SPI (Serial Peripheral Interface).Le bus SPI se compose de quatre lignes de contrôle ;Chip Enable (CE #) est utilisé pour sélectionner l'appareil et les données sont accessibles via l'entrée de données série (SI), la sortie de données série (SO) et l'horloge série (SCK).


Inquiry Cart 0