ChongMing Group (HK) International Co., Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Membre actif
3 Ans
Accueil / produits / Integrated Circuit Chips /

IDT5V928PGGI 24-TSSOP SMD a empaqueté nouveau de Gernerator d'horloge d'IC et original octaux

Contacter
ChongMing Group (HK) International Co., Ltd
Ville:shenzhen
Pays / Région:china
Contact:MsDoris Guo
Contacter

IDT5V928PGGI 24-TSSOP SMD a empaqueté nouveau de Gernerator d'horloge d'IC et original octaux

Demander le dernier prix
Chaîne vidéo
Number modèle :5V928PGGI
Quantité d'ordre minimum :1 -5pcs
Conditions de paiement :T/T, Western Union, Paypal
Capacité d'approvisionnement :10,000pcs
Délai de livraison :dans 2-3days courant
Détails de empaquetage :Bobine
Description :Le générateur à horloge IC 160MHz 1 24-TSSOP (0,173", largeur de 4.40mm)
P/N :5V928PGGI
Marque :IDT
Emballé :SMD TSSOP
Type :Gerator d'horloge d'IC octal
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit
5V928PGGI marque par IDT SMD 24-TSSOP emballé générateur d'horloge IC octal nouveau et original
Le nom de l'établissement:
L'IDT5V928 est un faible coût, faible inclinaison, faible jitter, et de haute performance Le synthétiseur d'horloge.
Il a été spécialement conçu pour s'interfacer avec Gigabit Ethernet (125 MHz), fibre de chaîne (106,25 MHz),
et OC-3 (155,52 MHz) les applications.
Il peut être programmé pour fournir des fréquences de sortie allant de
de 50 MHz à 160 MHz, avec des fréquences d'entrée allant de 6,25 MHz à 80MHz. Je ne sais pas.
L'IDT5V928 inclut un filtre RC interne qui fournit un excellent jitter Les caractéristiques et élimine le besoin
pour les composants externes. en utilisant l'entrée de cristal en option, la puce accepte une fréquence fondamentale de 10 à 40 MHz
un cristal de mode avec une résistance en série équivalente maximale de 50Ω.
Les caractéristiques:
• tension de fonctionnement de 3 à 3,6 V
• Plage de fréquences de sortie de 50 MHz à 160 MHz
• Entrée d'un oscillateur de cristal fondamental ou d'une source externe
• Réactions internes de la PLL (sortie de rétroaction de chargement par rapport à
autres sorties, ajuste le délai de propagation entre les entrées et les sorties du REF)
• Sélectionner les entrées (S[1:0]) pour la sélection de la division FB (ratio de multiplication de 2,3Je vous en prie.25Je vous en prie.25, et 8)
• Une faible nervosité
• dérivé PLL pour les essais et le contrôle de la déconnexion (S1 = H, S0 = H, déconnexion de la partie de puissance < 500 μ A)
• Disponible dans le paquet TSSOP
Inquiry Cart 0