Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :78 PCs
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :IC FPGA
Condition :Original 100%, tout neuf et original, nouveau
Série :Stratix II
Nombre de blocs de rangée de logique - laboratoires :6627
Nombre d'éléments logiques :132540
Nombre d'I/Os :Entrée-sortie 1126
Paquet/cas :FBGA-1508
Mémoire totale :bit 6747840
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter
Add to Cart
Trouver des vidéos similaires
Voir la description du produit
Composants électroniques industriels Stratix II d'EP2S130F1508C3N
Attribut de produit
Valeur d'attribut
Intel
FPGA - Réseau prédiffusé programmable de champ
Stratix II
132540
6627
Entrée-sortie 1126
1,2 V
0 C
+ 70 C
SMD/SMT
FBGA-1508
Plateau
Série :
Stratix II EP2S130
Marque :
Intel/Altera
Humidité sensible :
Oui
Courant d'approvisionnement d'opération :
820 mA
Type de produit :
FPGA - Réseau prédiffusé programmable de champ
Quantité de paquet d'usine :
21
Sous-catégorie :
Logique programmable IC
Mémoire totale :
bit 6747840
Nom commercial :
Stratix II
Partie # noms d'emprunt :
967191
La famille de Stratix II offre les caractéristiques suivantes :
■Différentiel consacré et tampons assymétriques d'entrée-sortie ■3.3-V, 64-bit, conformité de PCI 66-MHz ■3.3-V, 64-bit, conformité de 133-MHz PCI-X 1,0 ■Appui commun de l'essai de frontière-balayage du groupe d'action d'essai (JTAG) (déclaration provisoire) ■arrêt de série de conducteur de Sur-puce ■arrêt de parallèle de Sur-puce ■arrêt de Sur-puce pour des normes différentielles ■Cabreur programmable pendant la configuration
Chaque goupille d'entrée-sortie de dispositif de Stratix II est alimentée par un élément d'entrée-sortie (IOE) situé à l'extrémité des rangées et des colonnes de LABORATOIRE autour de la périphérie du dispositif. Les goupilles d'entrée-sortie soutiennent de nombreuses normes assymétriques et différentielles d'entrée-sortie. Chaque IOE contient un tampon bidirectionnel d'entrée-sortie et six inscriptions à enregistrant l'entrée, sortie, et sortie-permettre des signaux. Une fois utilisés avec les horloges consacrées, ces registres fournissent la représentation exceptionnelle et appui d'interface avec les blocs de mémoires externes tels que des dispositifs de la RDA et du DDR2 SDRAM, du RLDRAM II, et du QDR II SRAM. Publication périodique ultra-rapide canaux d'interface avec le transfert des données dynamique de soutien d'alignement de phase (DPA) à GBP jusqu'à 1 utilisant LVDS ou entrée-sortie de technologie de HyperTransportTM normes.