Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :460 PCs
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :IC FPGA
Condition :Original 100%, tout neuf et original, nouveau
Nombre de blocs de rangée de logique - laboratoires :3005
Nombre d'I/Os :Entrée-sortie 514
Paquet/cas :FBGA-1152
Débit :600 Mb/s à 3,125 Gb/s
Série :Arria GX
Fréquence maximum d'opération :622,08 mégahertz
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter
Add to Cart
Trouver des vidéos similaires
Voir la description du produit
Réseau prédiffusé programmable de champ d'EP1AGX60EF1152C6N Arria GX
Attribut de produit
Valeur d'attribut
Intel
FPGA - Réseau prédiffusé programmable de champ
Arria GX
60100
3005
Entrée-sortie 514
1,15 V à 1,25 V
0 C
+ 70 C
SMD/SMT
FBGA-1152
Plateau
Débit :
600 Mb/s à 3,125 Gb/s
Série :
Arria GX EP1AGX60
Marque :
Intel/Altera
Fréquence maximum d'opération :
622,08 mégahertz
Humidité sensible :
Oui
Nombre d'émetteurs-récepteurs :
Émetteur-récepteur 12
Courant d'approvisionnement d'opération :
500 mA
Type de produit :
FPGA - Réseau prédiffusé programmable de champ
Quantité de paquet d'usine :
24
Sous-catégorie :
Logique programmable IC
Mémoire totale :
bit 2528640
Nom commercial :
Arria
Partie # noms d'emprunt :
966608
Poids spécifique :
0,557329 onces
Les fonctionnalités clé des dispositifs d'Arria GX incluent :
■Caractéristique socketing chaude pour l'appui embrochable ou chaud chaud d'échange et d'ordonnancement de puissance sans utilisation des périphériques externes ■Circuits consacrés qui sont conformes avec le TUYAU, le XAUI, le Gigabit Ethernet, l'interface de Digital périodique (IDS), et la publication périodique RapidIO ■L'encodeur 8B/10B/décodeur exécute à 8 bits et le bit par 10 au codage mordu 10 au décodage à 8 bits ■Le tampon de la compensation fifo de phase effectue la traduction de domaine d'horloge entre le bloc d'émetteur-récepteur et la rangée de logique ■Dispositif d'alignement de la Manche conforme avec XAUI ■Mémoire de TriMatrix se composant de trois longueurs de bloc de RAM pour mettre en application la véritable mémoire à double accès et les premiers- tampons (fifo) à système premier entré, premier sorti avec la représentation jusqu'à 380 mégahertz ■Jusqu'à 16 réseaux globaux d'horloge avec jusqu'à 32 réseaux régionaux d'horloge par dispositif
La famille d'Arria® GX des dispositifs combine 3,125 émetteurs-récepteurs périodiques de GBP avec la technologie du conditionnement fiable et une rangée de logique montrée. Les dispositifs d'Arria GX incluent 4 à 12 canaux ultra-rapides d'émetteur-récepteur, chaque technologie de incorporation de récupération de données d'horloge (CDR) et ont enfoncé des circuits de SERDES conçus pour soutenir PCI Express, Gigabit Ethernet, l'IDS, le SerialLite II, le XAUI, et les protocoles périodiques de RapidIO, avec la capacité de développer l'IP de propriété industrielle et basé sur périodique utilisant son mode de base. Les émetteurs-récepteurs construisent sur le succès de la famille de Stratix® II GX. La technologie d'Arria GX FPGA offre une rangée de logique 1.2-V avec le niveau juste de la représentation et la fiabilité requise pour soutenir ces protocoles de courant principal.