CHUANGXINDA ELECTRONICS-TECH CIE., A LIMITÉ

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Membre actif
6 Ans
Accueil / produits / Xilinx FPGA Chip /

Puce d'entrée-sortie Xilinx FPGA de XC2VP40-5FF1152I 692

Contacter
CHUANGXINDA ELECTRONICS-TECH CIE., A LIMITÉ
Ville:shenzhen
Province / État:guangdong
Pays / Région:china
Contact:CXDA-FPGA
Contacter

Puce d'entrée-sortie Xilinx FPGA de XC2VP40-5FF1152I 692

Demander le dernier prix
Number modèle :XC2VP40-5FF1152I
Quantité d'ordre minimum :1 PCS
Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :350 PCS
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :Logique programmable IC
Condition :Original 100%, tout neuf et original, nouveau
Nombre d'I/Os :Entrée-sortie 692
Produit :Virtex-II pro
Paquet/cas :FBGA-1152
RAM distribué :kbit 606
Bloc inclus RAM - EBR :kbit 3456
Fréquence maximum d'opération :300 mégahertz
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

Entrée-sortie Virtex-II de la puce FBGA-1152 692 de XC2VP40-5FF1152I Xilinx FPGA pro

 

Attribut de produit Valeur d'attribut
Xilinx
FPGA - Réseau prédiffusé programmable de champ
Virtex-II pro
43632
Entrée-sortie 692
1,5 V
- 40 C
+ 100 C
SMD/SMT
FBGA-1152
Débit : 4,25 Gb/s
Série : XC2VP40
Marque : Xilinx
RAM distribué : kbit 606
Bloc inclus RAM - EBR : kbit 3456
Fréquence maximum d'opération : 300 mégahertz
Humidité sensible : Oui
Nombre d'émetteurs-récepteurs : Émetteur-récepteur 12
Type de produit : FPGA - Réseau prédiffusé programmable de champ
Quantité de paquet d'usine : 1
Sous-catégorie : Logique programmable IC
Nom commercial : Virtex

 

 

Résumé de pro X caractéristiques de Virtex-II Pro™/Virtex-II

 

• Hiérarchie de mémoire de SelectRAM+
- Mi-bande jusqu'à 8 de véritable RAM à double accès dans 18 ressources du bloc SelectRAM+ de Kb
- Kb jusqu'à 1 378 de ressources distribuées de SelectRAM+
- Interfaces performantes à la mémoire externe

• Fonctions arithmétiques
- 18 blocs mordus consacrés de multiplicateur du bit x 18
- La lecture anticipée rapide portent des chaînes de logique

• Ressources flexibles de logique
- Jusqu'à 88 192 inscriptions internes/verrous à l'horloge permettent
- Jusqu'à 88 192 tables de consultation (LUTs) ou registres à décalage cascadable bits de la variable (1 à 16)
- Multiplexeurs et appui larges de fonction de large-entrée
- Chaîne de cascade et appui horizontaux de Somme-de-produits
- Transport interne de 3 états

• Circuits performants de gestion d'horloge
- Jusqu'à douze modules du directeur de pendule à lecture digitale (DCM)
· De-biais précis d'horloge
· Synthèse flexible de fréquence
· Déphaseur à haute résolution
- 16 tampons globaux de multiplexeur d'horloge dans toutes les pièces

 

Description générale

Le Virtex-II pro X familles de pro et de Virtex-II contiennent la plate-forme FPGAs pour les conceptions qui sont basées sur des noyaux d'IP et
modules adaptés aux besoins du client. La famille incorpore des émetteurs-récepteurs de multi-gigabit et des blocs d'unité centrale de traitement de PowerPC dans Virtex-II pro
Série d'architecture de FPGA. Elle autorise les solutions complètes pour la télécommunication, radio, mise en réseau, vidéo, et
Applications de DSP.

Les 0,13 processus marginal d'en cuivre de neuf-couche du µm CMOS et architecture de Virtex-II la pro sont optimisés pour la haute
conceptions de représentation dans un large éventail de densités. Combinaison d'une grande variété de caractéristiques flexibles et de noyaux d'IP,
La pro famille de Virtex-II renforce le potentiel programmable de conception de logique et est une alternative puissante à
réseaux prédiffusés masque-programmés.

 

 

Puce d'entrée-sortie Xilinx FPGA de XC2VP40-5FF1152I 692

Inquiry Cart 0