CHUANGXINDA ELECTRONICS-TECH CIE., A LIMITÉ

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Membre actif
5 Ans
Accueil / produits / ALTERA FPGA Chip /

Puce de 5SGXMA5K2F40C3N 14.1Gb/S 900mV ALTERA FPGA

Contacter
CHUANGXINDA ELECTRONICS-TECH CIE., A LIMITÉ
Ville:shenzhen
Province / État:guangdong
Pays / Région:china
Contact:CXDA-FPGA
Contacter

Puce de 5SGXMA5K2F40C3N 14.1Gb/S 900mV ALTERA FPGA

Demander le dernier prix
Number modèle :5SGXMA5K2F40C3N
Quantité d'ordre minimum :1 PCS
Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :108 PCs
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :IC FPGA
Condition :Original 100%, tout neuf et original, nouveau
Série :Stratix V GX
Nombre de blocs de rangée de logique - laboratoires :4224
Nombre d'I/Os :Entrée-sortie 696
Tension d'alimentation d'opération :900 système mv
Paquet/cas :FBGA-1517
Débit :14,1 Gb/s
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

Entrée-sortie Stratix V GX de la puce FBGA-1517 696 de 5SGXMA5K2F40C3N ALTERA FPGA

 

Attribut de produit Valeur d'attribut
Intel
FPGA - Réseau prédiffusé programmable de champ
Stratix V GX
490000
185000
Entrée-sortie 696
900 système mv
0 C
+ 70 C
SMD/SMT
FBGA-1517
Plateau
Débit : 14,1 Gb/s
Série : Stratix V GX 5SGXA5
Marque : Intel/Altera
Humidité sensible : Oui
Nombre d'émetteurs-récepteurs : Émetteur-récepteur 36
Type de produit : FPGA - Réseau prédiffusé programmable de champ
Quantité de paquet d'usine : 21
Sous-catégorie : Logique programmable IC
Mémoire totale : 50,65 Mbit
Nom commercial : Stratix V FPGA
Partie # noms d'emprunt : 966535

 

Stratix V comporte le résumé• technologie transformatrice de 28 nanomètre TSMC
• tension du noyau 0.85-V ou 0.9-V
• émetteurs-récepteurs 28.05-Gbps sur des dispositifs de Stratix V GT
• Compensation électronique de dispersion (EDC) pour XFP, SFP+, QSFP, appui optique de module de PCP
• Égalisation linéaire et de décision de retour adaptative
• Pré-accent et désaccentuation d'émetteur
• Reconfiguration dynamique de différents canaux
• instrumentation de Sur-puce (surveillance non-intrusive d'oeil de données d'EyeQ)
• 600-Megabits par seconde (Mbps) à la capacité de débit 12.5-Gbps
• 1.6-Gbps LVDS
• interface externe de la mémoire 1,066-MHz
• arrêt de Sur-puce (OCT.)
• 1.2-V à 3.3-V connectant pour tous les dispositifs de Stratix V
• Protocol stack Gen3, Gen2, et Gen1 de PCIe, point final x1/x2/x4/x8 et port complets de racine
• Couche inférieure de codage physique d'Interlaken (PCS)
• Gigabit Ethernet (GbE) et XAUI PCS
• 10G Ethernet PCS
• RapidIO® périodique (SRIO) PCS
• Interface par radio publique commune (CPRI) PCS
• Mise en réseau optique passive de gigabit (GPON) PCS
• Technologie programmable de puissance
• Analyse de puissance intégrée par II de Quartus PowerPlay

 

 Puce de 5SGXMA5K2F40C3N 14.1Gb/S 900mV ALTERA FPGA

Inquiry Cart 0