Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :36 PCs
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :Logique programmable IC
Condition :Original 100%, tout neuf et original, nouveau
Nombre d'I/Os :Entrée-sortie 960
Produit :Virtex-5
Paquet/cas :FBGA-1738
RAM distribué :kbit 2280
Bloc inclus RAM - EBR :kbit 16416
Fréquence maximum d'opération :550 mégahertz
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter
Add to Cart
Trouver des vidéos similaires
Voir la description du produit
Entrée-sortie 550 mégahertz Virtex-5 de XC5VFX200T-1FFG1738C IC FPGA FBGA-1738 960
Attribut de produit
Valeur d'attribut
Xilinx
FPGA - Réseau prédiffusé programmable de champ
Virtex-5
Entrée-sortie 960
1 V
0 C
+ 85 C
SMD/SMT
FBGA-1738
Série :
XC5VFX200T
Marque :
Xilinx
RAM distribué :
kbit 2280
Bloc inclus RAM - EBR :
kbit 16416
Fréquence maximum d'opération :
550 mégahertz
Humidité sensible :
Oui
Type de produit :
FPGA - Réseau prédiffusé programmable de champ
Quantité de paquet d'usine :
1
Sous-catégorie :
Logique programmable IC
Nom commercial :
Virtex
Résumé des caractéristiques de Virtex-5 FPGA
Les dispositifs Virtex-5 sont des réseaux prédiffusés utilisateur-programmables avec de divers éléments configurables et noyaux inclus optimisés pour des conceptions de système à haute densité et performantes. Les dispositifs Virtex-5 mettent en application la fonctionnalité suivante :
• Les blocs d'entrée-sortie fournissent l'interface entre les goupilles de paquet et la logique configurable interne. La plupart de populaire et des normes marginales d'entrée-sortie sont soutenues par les blocs programmables d'entrée-sortie (IOBs). L'IOBs peut être relié à logique très flexible de ChipSync pour l'interface source-synchrone augmentée. optimisations Source-synchrones incluez le deskew de par-peu (sur les deux signaux d'entrée et sortie), les serializers de données/deserializers, diviseurs d'horloge, et entrée-sortie consacrée et ressources de synchronisation locales.
• Les blocs configurables de logique (CLBs), les éléments de logique de base pour Xilinx® FPGAs, fournissent combinatoire et logique synchrone aussi bien que mémoire et capacité distribuées de registre à décalage SRL32. Virtex-5 FPGA CLBs sont basés sur la vraie technologie de table de consultation de 6 entrées et fournissent des capacités et la représentation supérieures comparé aux générations précédentes de la logique programmable.
• Tranches incluses Cascadable de DSP48E avec multiplicateurs du complément des two et 48 le bit 25 x 18 l'additionneur/subtracteur/accumulateur fournissent massivement l'appui parallèle d'algorithme de DSP. En outre, chacun La tranche de DSP48E peut être employée pour remplir au niveau du bit des fonctions logiques.