Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :512 PCs
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :Processeurs - l'application s'est spécialisée
Condition :Original 100%, tout neuf et original, nouveau
Nombre d'I/Os :Entrée-sortie 163
Produit :ARM Cortex A9
Paquet/cas :FBGA-484
Mémoire d'instruction de la cachette L1 :32 kB, kB 32
Tension d'entrée-sortie :1,2 V à 3,3 V
Fréquence du signal d'horloge maximum :800 mégahertz
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter
Add to Cart
Trouver des vidéos similaires
Voir la description du produit
Cortex mordu A9 de l'entrée-sortie 32 d'IC FPGA FCBGA-484 163 de BRAS de XC7Z030-2FB484I
Attribut de produit
Valeur d'attribut
Xilinx
Processeurs - l'application s'est spécialisée
SMD/SMT
FCBGA-484
XC7Z030
Des véhicules à moteur, applications d'info-spectacle
ARM Cortex A9
Noyau 2
bit 32
800 mégahertz
32 kB, kB 32
32 kB, kB 32
- 40 C
+ 100 C
Type de mémoire :
DDR2, DDR3, DDR3L, LPDDR2
Marque :
Xilinx
Données RAM Size :
kB 256
Type d'interface :
BOÎTE, Ethernet, GPIO, SDIO, UART, USB
Nombre d'I/Os :
Entrée-sortie 163
Tension d'entrée-sortie :
1,2 V à 3,3 V
Type d'instruction :
Virgule flottante
Instruction de la cachette L2/mémoire de données :
kB 512
Humidité sensible :
Oui
Série de processeur :
Zynq-7000 SoC
Type de produit :
Processeurs - l'application s'est spécialisée
Quantité de paquet d'usine :
1
Sous-catégorie :
Processeurs - l'application s'est spécialisée
Nom commercial :
Zynq
Horloges de surveillance :
Horloge de surveillance
Architecture de première génération de Zynq-7000 SoC
La famille Zynq®-7000 est basée sur l'architecture de Xilinx SoC. Ces produits intègrent un double-noyau riche en caractéristique ou un ARM® à un noyau Cortex™-A9 a basé le système de traitement (picoseconde) et la logique programmable de 28 nanomètre Xilinx (PL) dans un à un dispositif. Les unités centrales de traitement du BRAS Cortex-A9 sont le coeur de la picoseconde et incluent également la mémoire de sur-puce, des interfaces externes de mémoire, et un riche collection d'interfaces périphériques de connectivité.
Unité de processeur d'application (APU)
• 2,5 DMIPS/MHz par unité centrale de traitement • Fréquence d'unité centrale de traitement : Jusqu'à 1 gigahertz • Appui logique de multiprocesseur • Architecture d'ARMv7-A • Sécurité de TrustZone® • Jeu d'instructions Thumb®-2 • Architecture d'environnement d'exécution de groupement tactique de Jazelle® • Moteur de milieu-traitement de NEON™ • Unité simple et à double précision de virgule flottante de vecteur (VFPU) • CoreSight™ et programme Trace Macrocell (PTM) • Minuterie et interruptions • Trois horloges de surveillance • Une minuterie globale • Deux compteurs de triple-minuterie