CHUANGXINDA ELECTRONICS-TECH CIE., A LIMITÉ

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Membre actif
5 Ans
Accueil / produits / IC FPGA /

Entrée-sortie 1200 de XC5VLX330-1FF1760I 550MHz IC FPGA

Contacter
CHUANGXINDA ELECTRONICS-TECH CIE., A LIMITÉ
Ville:shenzhen
Province / État:guangdong
Pays / Région:china
Contact:CXDA-FPGA
Contacter

Entrée-sortie 1200 de XC5VLX330-1FF1760I 550MHz IC FPGA

Demander le dernier prix
Number modèle :XC5VLX330-1FF1760I
Quantité d'ordre minimum :1 PCS
Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :86 PCs
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :Logique programmable IC
Condition :Original 100%, tout neuf et original, nouveau
Nombre d'I/Os :Entrée-sortie 1200
Produit :Virtex-5
Paquet/cas :FBGA-1760
RAM distribué :kbit 3420
Bloc inclus RAM - EBR :kbit 10368
Fréquence maximum d'opération :550 mégahertz
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

Entrée-sortie 1200 de XC5VLX330-1FF1760I IC FPGA FBGA-1760 550 mégahertz Virtex-5

 

Attribut de produit Valeur d'attribut
Xilinx
FPGA - Réseau prédiffusé programmable de champ
Virtex-5
Entrée-sortie 1200
1 V
- 40 C
+ 100 C
SMD/SMT
FBGA-1760
Série : XC5VLX330
Marque : Xilinx
RAM distribué : kbit 3420
Bloc inclus RAM - EBR : kbit 10368
Fréquence maximum d'opération : 550 mégahertz
Humidité sensible : Oui
Type de produit : FPGA - Réseau prédiffusé programmable de champ
Quantité de paquet d'usine : 1
Sous-catégorie : Logique programmable IC
Nom commercial : Virtex

 

 

Résumé des caractéristiques de Virtex-5 FPGA

 

• La plupart d'avancé, performant, optimal-utilisation, tissu de FPGA
Vraie technologie de la table de consultation de 6 entrées de − (LUT)
Double option 5-LUT de −
Cheminement de réduire-houblon amélioré par −
option distribuée 64-bit de RAM de −
Option du − SRL32/Dual SRL16

• Synchronisation puissante de la tuile de gestion d'horloge (CMT)
Blocs du directeur de pendule à lecture digitale de − (DCM) pour l'amortissement de retard, la synthèse de fréquence, et l'horloge zéro déphaseuse
Les blocs du − PLL pour l'entrée se trémoussent filtrage, amortissement nul de retard, synthèse de fréquence, et division phase-assortie d'horloge

• Capacité de contrôle du système sur tous les dispositifs
Sur-puce de −/surveillance thermique hors puce
Sur-puce de −/surveillance hors puce d'alimentation d'énergie
Accès du − JTAG à toutes les quantités surveillées

• Blocs intégrés de point final pour des conceptions de PCI Express
Plates-formes du − LXT, du SXT, du TXT, et du FXT
− conforme avec les spécifications basses 1,1 de PCI Express
appui de la ruelle x1, x4, ou x8 de − par bloc
Travaux de − en même temps que des émetteurs-récepteurs de RocketIO™

Virtex®-5 FPGAs sont disponibles dans -3, -2, -1 catégories de vitesse, avec -3 ayant la plus haute performance. C.C de Virtex-5 FPGA
et des caractéristiques à C.A. sont spécifiées pour les catégories commerciales et industrielles. Excepté la température de fonctionnement
la gamme ou sauf indication contraire, tous les paramètres électriques de C.C et à C.A. sont la même pour une vitesse particulière
catégorie (c'est-à-dire, les caractéristiques de synchronisation du dispositif industriel de catégorie de la vitesse A-1 sont les mêmes que pour la catégorie de la vitesse A-1
dispositif commercial). Cependant, seulement les catégories de vitesse et/ou les dispositifs choisis pourraient être disponibles dans la gamme industrielle.
Toutes les caractéristiques de tension d'alimentation et de température de jonction sont représentant des conditions des cas les pires.
les paramètres inclus sont communs aux conceptions populaires et aux applications typiques.
 

 

 

Entrée-sortie 1200 de XC5VLX330-1FF1760I 550MHz IC FPGA

Inquiry Cart 0