Conditions de paiement :T/T, Western Union, Paypal, assurance commerciale, carte de crédit
Capacité d'approvisionnement :186 PCs
Délai de livraison :3-5 jour
Détails de empaquetage :Emballage de norme internationale
Catégorie :Logique programmable IC
Condition :Original 100%, tout neuf et original, nouveau
Nombre d'I/Os :Entrée-sortie 680
Produit :Virtex-5
Paquet/cas :FBGA-1738
RAM distribué :kbit 1240
Bloc inclus RAM - EBR :kbit 8208
Fréquence maximum d'opération :550 mégahertz
Service :BOM Kitting
Délai d'exécution :En stock, contact nous
more
Contacter
Add to Cart
Trouver des vidéos similaires
Voir la description du produit
Entrée-sortie 550 mégahertz Virtex-5 de XC5VFX100T-2FF1738C IC FPGA FBGA-1738 680
Attribut de produit
Valeur d'attribut
Xilinx
FPGA - Réseau prédiffusé programmable de champ
Virtex-5
Entrée-sortie 680
1 V
0 C
+ 85 C
SMD/SMT
FCBGA-1738
Débit :
6,5 Gb/s
Série :
XC5VFX100T
Marque :
Xilinx
RAM distribué :
kbit 1240
Bloc inclus RAM - EBR :
kbit 8208
Fréquence maximum d'opération :
550 mégahertz
Humidité sensible :
Oui
Nombre d'émetteurs-récepteurs :
Émetteur-récepteur 16
Type de produit :
FPGA - Réseau prédiffusé programmable de champ
Quantité de paquet d'usine :
1
Sous-catégorie :
Logique programmable IC
Nom commercial :
Virtex
Résumé des caractéristiques de Virtex-5 FPGA
• Émetteurs-récepteurs de RocketIO GTP 100 Mb/s à 3,75 Gb/s − LXT et plates-formes de SXT
• Émetteurs-récepteurs de RocketIO GTX 150 Mb/s à 6,5 Gb/s − TXT et plates-formes de FXT
• PowerPC 440 microprocesseurs Plate-forme du − FXT seulement Architecture du − RISC canalisation d'étape du − 7 les cachettes d'instruction et de données du − 32-Kbyte ont inclus Structure d'interface de processeur optimisée par − (barre transversale)
• technologie transformatrice de l'en cuivre CMOS de 65 nanomètre • tension du noyau 1.0V • Haut emballage de secousse-puce d'intégrité du signal disponible dans des options standard ou sans Pb de paquet
• Capacité de contrôle du système sur tous les dispositifs Sur-puce de −/surveillance thermique hors puce Sur-puce de −/surveillance hors puce d'alimentation d'énergie Accès du − JTAG à toutes les quantités surveillées
• Blocs intégrés de point final pour des conceptions de PCI Express Plates-formes du − LXT, du SXT, du TXT, et du FXT − conforme avec les spécifications basses 1,1 de PCI Express appui de la ruelle x1, x4, ou x8 de − par bloc Travaux de − en même temps que des émetteurs-récepteurs de RocketIO™
Les générateurs de fonction sont configurables en tant que 6 entrée LUTs ou entrée LUTs de la double-sortie 5. SLICEMs dans un certain CLBs peut être configuré pour fonctionner en tant que les registres à décalage à 32 bits (ou X de 16 bits 2 registres à décalage) ou en tant que RAM distribué 64-bit. En outre, quatre éléments de stockage peuvent être configurés en tant que des bascules de type d déclenchées par front d'impulsion ou verrous sensibles de niveau. Chaque CLB a l'interconnexion rapide interne et se relie à une matrice de commutation pour accéder aux ressources de acheminement générales.