TECHNOLOGIE CIE., LTD DE L'ÉLECTRONIQUE D'ÉPICERIE

Electronic Component Warehouse!

Manufacturer from China
Membre actif
8 Ans
Accueil / produits / Puce de circuit intégré /

Protocole de la puce LVDS de circuit intégré d'émetteur de SN65LVDS 84A DGGR Flatlink

Contacter
TECHNOLOGIE CIE., LTD DE L'ÉLECTRONIQUE D'ÉPICERIE
Ville:shenzhen
Province / État:guangdong
Pays / Région:china
Contact:MrsVIVI
Contacter

Protocole de la puce LVDS de circuit intégré d'émetteur de SN65LVDS 84A DGGR Flatlink

Demander le dernier prix
Quantité d'ordre minimum :10pcs
Conditions de paiement :T/T, Western Union, paypal
Capacité d'approvisionnement :10000pcs
Délai de livraison :dans 2-3days courant
Détails d'emballage :Bobine
Numéro de type :SN65LVDS84AQDGGR
Point d'origine :La Chine
Série :FlatLink™
Protocole :LVDS
Nombre de conducteurs/de récepteurs :4/0
Tension - approvisionnement :3 V | 3,6 V
Température de fonctionnement :-40 ° C à 125 ° C
paquet :48-TFSOP
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

ÉMETTEUR d'IC FLATLINK de puce de circuit intégré de SN65LVDS84AQDGGR

Les émetteurs de SN75LVDS84A et de SN65LVDS84AQ FlatLink contient trois 7 registres à décalage périodiques- mordus de parallèle-charge,

et modules de commande de ligne différentiel de basse tension signalisation quatre (LVDS) dans un circuit intégré simple. Ces fonctions permettent 21 bits d'assymétrique

Données de LVTTL à être conducteurs synchroniquement transmis de plus de 3 équilibré-paires pour le reçu par un récepteur compatible, tel que le SN75LVDS82

ou SN75LVDS86/86A.

En transmettant, bits d'informations D0 - D20 sont chaque chargés dans des registres du “LVDS84A sur le bord en baisse.

Le PLL interne est fréquence-verrouillé à CLKIN et a puis employé pour décharger les registres de données dans 7 tranches mordues.

Les trois courants périodiques et une horloge à verrouillage déphasé (CLKOUT) sont alors sortie aux conducteurs de sortie de LVDS. La fréquence de CLKOUT est identique que l'horloge d'entrée, CLKIN.The “LVDS84A n'exige aucun composant externe et peu ou pas de contrôle.

Le bus de données apparaît les mêmes à l'entrée à l'émetteur et à la sortie du récepteur avec la transmission de données transparente aux utilisateurs.

La seule intervention d'utilisateur est l'utilisation possible de l'arrêt/(SHTDN) d'actif-basse entrée claire d'empêcher l'horloge et de couper les conducteurs de sortie de LVDS pour la consommation de puissance faible. Un de bas niveau sur ce signal dégage tous les registres internes à un de bas niveau.

Le SN75LVDS84A est caractérisé pour l'opération au-dessus des températures ambiantes de libre-air de 0°C à 70°C.

Le SN65LVDS84AQ est caractérisé pour l'opération sur la pleine température ambiante des véhicules à moteur de -40°C à 125°C.

Attributs de produit Choisissez tout
Fabricant Texas Instruments
Série FlatLink™
Emballage Bande et bobine (TR)
Statut de partie Actif
Type Conducteur
Protocole LVDS
Nombre de conducteurs/de récepteurs 4/0
Duplex -
Débit -
Tension - approvisionnement 3 V | 3,6 V
Température de fonctionnement -40°C | 125°C
Montage du type Bâti extérieur
Paquet/cas 48-TFSOP (0,240", largeur de 6.10mm)
Paquet de dispositif de fournisseur 48-TSSOP

Protocole de la puce LVDS de circuit intégré d'émetteur de SN65LVDS 84A DGGR Flatlink

Protocole de la puce LVDS de circuit intégré d'émetteur de SN65LVDS 84A DGGR Flatlink

Tehcnology Co.,Ltd. de l'électronique d'épicerie
www.zd_zd_icmemorychip.com

www.deli-ic.com
Email : sales3@deli-ic.com
Skype : hkdeli881
Contact : VIVI-CHEN

Inquiry Cart 0