MPU basé sur bras ATMEL d'AT91SAM9G25-CU Embbedded cachette 400MHz BGA217 de 16 données de K bytes
1. Caractéristiques
- Noyau
- Processeur d'ARM926EJ-S™ ARM® Thumb® fonctionnant à jusqu'à 400 mégahertz 1.0V +/- 10%
- Cachette de 16 données de K bytes, cachette d'instruction de 16 K bytes, unité de gestion mémoire
Souvenirs
- Une ROM 64-Kbyte interne incluant la routine d'amorçage :
- Botte sur NAND Flash, SDCard, DataFlash® ou DataFlash périodique. Ordre programmable.
-
- Un 32-Kbyte SRAM interne, accès de simple-cycle à la vitesse de système
-
- Haut contrôleur du Multi-port DDR2 de largeur de bande
-
- interface de bus externe à 32 bits soutenant 4 la banque et 8 banque DDR2/LPDDR, SDR/LPSDR, souvenirs statiques
- MLC/SLC NAND Controller à 8 bits, avec jusqu'à 24 bits Multibit programmable
- Code correcteur d'erreurs (PMECC)
-
- Fonctionnement de système à jusqu'à 133 mégahertz
-
- Puissance-sur les cellules remises à zéro, contrôleur remis à zéro, contrôleur arrêté, périodique
- Rythmeur, horloge de surveillance et horloge temps réel
-
- L'option choisie de mode de botte, Remap la commande
-
- Puissance faible interne 32 kilohertz RC et oscillateurs rapides de 12 mégahertz RC
-
- Oscillateur de basse puissance sélectionnable de 32768 hertz et oscillateur de 12 mégahertz
-
- Un PLL pour le système et un PLL à 480 mégahertz optimisés pour la grande vitesse d'USB
-
- Douze 32 autobus Matrix de la peu-couche AHB pour de grands transferts de largeur de bande
-
- Double pont périphérique avec l'horloge programmable consacrée pour la meilleure représentation
-
- Deux 8 contrôleurs DMA à double accès de canal
-
- Contrôleur d'interruption avancé et corriger l'unité
-
- Deux signaux d'horloge externes programmables
-
- Mode de puissance faible
-
- Contrôleur arrêté avec quatre registres à 32 bits de support de batterie
-
- Le générateur à horloge et contrôleur de gestion de puissance
-
- Mode opérationnel lent même d'horloge, capacités programmables d'optimisation de puissance de logiciel
-
- Périphériques
-
- ITU-R BT. 601/656 interface de capteur d'image
-
- Grande vitesse de dispositif d'USB, grande vitesse de centre serveur d'USB et centre serveur d'USB à toute vitesse avec l'émetteur-récepteur consacré de Sur-puce
-
- Un 10/100 Ethernet MAC Controller de Mbps
-
- Deux centres serveurs de carte de mémoire à grande vitesse
-
- Deux Serial Peripheral Interface master/slave
-
- Deux minuteries à 32 bits/compteurs de 3 canaux
-
- un contrôleur périodique synchrone
-
- Un 4 creusent des rigoles le contrôleur de 16 bits de PWM
-
- Trois interfaces à deux fils
-
- Quatre USARTs, deux UARTs, un DBGU
-
- Un 12 convertisseur analogique-numérique de bit du canal 10
-
- Modem mou
-
- Registres protégés
-
- Entrée-sortie
-
- Quatre contrôleurs d'entrée-sortie parallèles à 32 bits
-
- 105 lignes programmables d'entrée-sortie multiplexées avec jusqu'à trois I/Os périphériques
-
- Capacité d'interruption de changement d'entrée sur chaque ligne d'entrée-sortie, entrée de déclencheur facultative de Schmitt
-
- Résistance d'Ouvert-drain, cabreuse et déroulante individuellement programmable, sortie synchrone
-
- Paquets
-
- 217-ball BGA, lancement 0,8 millimètres
-
- 247-ball TFBGA, lancement 0,5 millimètres
-
- 247-ball VFBGA, lancement 0,5 millimètres

Tehcnology Co.,Ltd de l'électronique d'épicerie
Email : sales3@deli-ic.com
Skype : hkdeli881
Contact : VIVI-CHEN