Shenzhen Hongxinwei Technology Co., Ltd

Technologie Cie., Ltd de Shenzhen Hongxinwei Pour adopter la nouvelle technologie, pour fabriquer des produits de qualité, pour offrir le service de première qualité.

Manufacturer from China
Membre du site
7 Ans
Accueil / produits / Electronic Integrated Circuits /

DRACHME IS42S16320F-6TLI de Pin TSOP II de 512M 3.3V SDRAM 32Mx16 166MHz 54

Contacter
Shenzhen Hongxinwei Technology Co., Ltd
Ville:shenzhen
Province / État:guangdong
Pays / Région:china
Contact:Mr段
Contacter

DRACHME IS42S16320F-6TLI de Pin TSOP II de 512M 3.3V SDRAM 32Mx16 166MHz 54

Demander le dernier prix
Number modèle :IS42S16320F-6TLI
Point d'origine :LA CHINE
Quantité d'ordre minimum :10pcs
Conditions de paiement :T/T
Capacité d'approvisionnement :1080
Délai de livraison :2-3days
Détails de empaquetage :108pcs/tray
Paquet/cas :TSOP-54
Largeur de bus de données :bit 16
Organisation :32 M X 16
Capacité de la mémoire :512 Mbit
Fréquence du signal d'horloge maximum :167 mégahertz
Temps d'accès :6 NS
Tension d'alimentation - maximum :3,6 V
Tension d'alimentation - minute :3 V
Courant d'approvisionnement - maximum :120 MA
Température de fonctionnement minimum :- 40 C
Quantité de paquet d'usine :108box
more
Contacter

Add to Cart

Trouver des vidéos similaires
Voir la description du produit

DRACHME 512M, 3.3V, SDRAM, 32Mx16, 166MHz, 54 Pin TSOP II (400 mil) RoHS, service informatique d'IS42S16320F-6TLI

1.FEATURES

Fréquence du signal d'horloge : 200, 166, 143 mégahertz
• Entièrement synchrone ; tous les signaux ont mis en référence à un bord d'horloge positif
• Banque interne pour l'accès/pré-charge de dissimulation de rangée
• Alimentation d'énergie : Vdd/Vddq = 2.3V-3.6V IS42/45SxxxxxF - Vdd/Vddq = 3.3V IS42/45RxxxxxF - Vdd/Vddq = 2,5
• Interface de LVTTL• Longueur éclatée programmable – (1, 2, 4, 8, feuillet plein)
• Ordre éclaté programmable : Séquentiel/imbrication • L'automobile régénèrent (CBR)• L'individu régénèrent
• 8K régénèrent font un cycle chaque Mme 64
• Adresse de colonne aléatoire chaque rhythme
• Latence programmable de CAS (2, 3 horloges)
• La lecture/écriture éclatée et l'éclat lus/simples écrivent la capacité d'opérations
• Arrêt d'éclat par l'arrêt et la commande éclatés de pré-charge
• Paquets : goupille TSOP-II, 54 boule TF-BGA (x16 de 16h54 de x8/x seul)
• Température ambiante
: Message publicitaire (0oC à +70oC)
Industriel (- 40oC à +85oC)
Des véhicules à moteur, A1 (- 40oC à +85oC)
Des véhicules à moteur, A2 (- 40oC à +105oC)

aperçu 2.DEvIcE

Le 512Mb SDRAM est un CMOS à grande vitesse, mémoire vive dynamique conçue pour fonctionner dans l'un ou l'autre de systèmes de 3.3V Vdd/Vddqor 2.5V Vdd/Vddqmemory, selon l'option de DRACHME. Intérieurement configuré comme DRACHME de quadruple-banque avec une interface synchrone.
Le 512Mb SDRAM (536 870 912 bits) inclut une AUTOMOBILE RÉGÉNÈRE LE MODE, et une puissance-économie, puissance-downmode. Tous les signaux sont enregistrés sur le bord positif du signal d'horloge, CLK. Toutes les entrées et sorties sont LVTTL compatibles.
Le 512Mb SDRAM a la capacité d'éclater synchroniquement des données à un débit élevé avec la génération automatique de colonne-adresse, la capacité d'intercaler entre les banques internes pour cacher le temps de pré-charge et la capacité de changer aléatoirement des adresses de colonne sur chaque rhythme pendant l'accès éclaté
. Une pré-charge auto-synchronisée de rangée lancée à la fin de l'éclat
l'ordre est disponible avec la PRÉ-CHARGE AUTOMATIQUE functionenabled. Préchargez une banque tandis que l'accès d'une les trois des autres banques cachera les cycles de pré-charge et fournira l'opération sans couture, ultra-rapide, à accès aléatoire.
SDRAM a lu et des accès en écriture sont commencer orienté par éclat à un emplacement choisi et continuation pour un nombre programmé d'emplacements dans un ordre programmé. L'enregistrement d'une commande ACTIVE commence des accès, suivis d'une LECTURE ou la touche d'écriture. La commande ACTIVE en même temps que le peu d'adresse enregistré sont employées pour choisir la banque et la rangée à accéder (BA0, BA1 choisissent la banque ; A0-A12 choisissent la rangée). La LECTURE ou des touches d'écriture en même temps que le peu d'adresse enregistré sont employées pour choisir l'emplacement commençant de colonne pour l'accès éclaté.
La LECTURE programmable ou ÉCRIVENT des longueurs éclatées se composent de 1, 2, 4 et 8 emplacements ou de feuillet plein, avec un éclat pour terminer l'option

Goupille TSOP - type II de 3.PIN CONFIGURATIONS54 pour x16

DRACHME IS42S16320F-6TLI de Pin TSOP II de 512M 3.3V SDRAM 32Mx16 166MHz 54

4.Why nous choisissent ?

100% nouveau et originao avec le prix d'avantage
Rendement élevé
La livraison rapide
Service professionnel d'équipe
10 ans éprouvent les composants électroniques
Agent de composants électroniques
Remise logistique d'avantage
Excellent service après-vente

Inquiry Cart 0