
Add to Cart
Réseau prédiffusé programmable intégré de champ d'IC XC7A100T-2FGG484I Artix-7 IC 484-BBGA
Description de produit de XC7A100T-2FGG484I
XC7A100T-2FGG484I FPGAs comportent quatre familles de FPGA qui adressent la gamme complète des conditions de système, s'étendant du coût bas, du petit facteur de forme, des applications sensibles au coût et à fort débit à la largeur de bande ultra à extrémité élevé de connectivité, de la capacité de logique, et de la capacité de traitement des signaux pour les applications performantes les plus exigeantes.
Construit sur un de pointe, performant, de basse puissance (HPL), 28 nanomètre, la haute-k technologie transformatrice de la porte en métal (HKMG), XC7A100T-2FGG484I permettent une augmentation inégalée des performances système avec 2,9 Tb/s de largeur de bande d'entrée-sortie, de 2 millions de capacité de cellules de logique, et de 5,3 TMAC/s DSP, tout en consommant 50% moins de puissance que les dispositifs précédents de génération d'offrir une alternative entièrement programmable à ASSPs et à ASICs.
Spécifications de XC7A100T-2FGG484I
Statut de produit |
Actif |
Nombre de laboratoires/CLBs |
7925 |
Nombre d'éléments logiques/de cellules |
101440 |
RAM Bits total |
4976640 |
Nombre d'entrée-sortie |
285 |
Tension - approvisionnement |
0.95V | 1.05V |
Montage du type |
Bâti extérieur |
Température de fonctionnement |
-40°C | 100°C (TJ) |
Paquet/cas |
484-BBGA |
Paquet de dispositif de fournisseur |
484-FBGA (23x23) |
Caractéristique de XC7A100T-2FGG484I
Logique performante avancée de FPGA basée sur la vraie technologie de la table de consultation de 6 entrées (LUT) configurable en tant que mémoire distribuée.
Bloc à double accès RAM de 36 Kb avec la logique intégrée de fifo pour l'amortissement de données de sur-puce.
Technologie performante de SelectIO™ avec le soutien des interfaces DDR3 jusqu'à 1 866 Mb/s.
Connectivité périodique ultra-rapide avec les émetteurs-récepteurs intégrés de multi-gigabit de 600 Mb/s aux taux maximaux de 6,6 Gb/s jusqu'à 28,05 Gb/s, offrant un mode de basse puissance spécial, optimisé pour les interfaces interpuces.
Une interface analogique configurable d'utilisateur (XADC), doubles 12 convertisseurs analogique-numérique de incorporation du bit 1MSPS avec des capteurs de courant ascendant et d'approvisionnement de sur-puce.
Tranches de DSP avec le multiplicateur 25 x 18, l'accumulateur mordu par 48, et le pré-additionneur pour le filtrage performant, y compris le filtrage symétrique optimisé de coefficient.
Gestion d'horloge de XC7A100T-2FGG484I
Tampons ultra-rapides et acheminement pour la distribution d'horloge de bas-biais
Synthèse de fréquence et déphaseur
génération d'horloge de Bas-frousse et filtrage de frousse
FAQ
Q. Vos produits sont-ils originaux ?
: Oui, tous les produits sont importation originale originale et nouvelle est notre but.
Q : Quels certificats avez-vous ?
: Nous sommes compagnie d'OIN et membre certifiés par 9001:2015 d'ERAI.
Q : Pouvez-vous soutenir l'ordre ou l'échantillon de petite quantité ? L'échantillon est-il libre ?
: Oui, nous soutenons l'ordre d'échantillon et la commande. Le coût d'échantillon est différent selon votre ordre ou projet.
Q : Comment embarquer mon ordre ? Est-ce sûr ?
: Nous employons exprès pour embarquer, comme DHL, Fedex, UPS, TNT, EMS.We pouvons également employer votre expéditeur suggéré. Les produits seront dans le bien emballant et assurer la sécurité et nous soyez responsable aux dommages de produit à votre ordre.
Q : Que diriez-vous du délai d'exécution ?
: Nous pouvons embarquer les parties courantes dans un délai de 5 jours ouvrables. Si sans actions, nous confirmerons le délai d'exécution pour vous avons basé sur votre quantité d'ordre.