Définition générale
L'appareil est doté d'une interface périphérique série et d'un protocole logiciel permettant le fonctionnement sur un bus simple à 3 fils.et une sortie de données en série (SO). L'accès en série à l'appareil est activé par entrée CS#.
Caractéristiques
Généraux
• Opération d'alimentation unique
- 2,7 à 3,6 volts pour les opérations de lecture, d'effacement et de programmation
• Interface périphérique en série compatible -- Mode 0 et Mode 3
• 67,108,864 x structure à 1 bit ou 33,554,432 x 2 bits (mode de sortie double)
• 2048 Secteurs égaux avec 4 bytes chacun
- N'importe quel secteur peut être effacé individuellement.
• 128 Blocs égaux de 64K octets chacun
- Tout Bloc peut être effacé individuellement.
• Capacité de programmation
- Base de bytes
- Base de page (256 octets)
• Fermeture protégée à 100mA de -1V à Vcc +1V
RÉSULTANCE
• Hautes performances
- Temps d'accès rapide: heure série de 86 MHz
- Horloge série en mode double sortie: 80MHz
- Temps de programmation rapide: 1,4 ms (typiquement) et 5 ms (maximum) par page
- Temps de programmation par octet: 9 us (typique)
- Temps d'effacement rapide: 60 ms (typiquement) /secteur ; 0,7 s (typiquement) /bloc
• Faible consommation électrique
- Faible courant actif de lecture: 25mA (max.) à 86MHz
- Faible courant actif de programmation: 20 mA (max.)
- Faible courant d'effacement actif: 20 mA (max.)
- Faible courant de veille: 50 uA (max.)
- Mode d'arrêt de l'alimentation 5uA (typique)
• 100 000 cycles d'effacement/programme typiques
• 20 ans de conservation des données