

Add to Cart
M93S46-WMN6TP MICROWIRE Access périodique EEPROM avec la protection de bloc
CARACTÉRISTIQUES RÉCAPITULATIVES
Autobus industriellement compatible de MICROWIRE
Tension d'alimentation simple : – 4,5 5.5V pour M93Sx6 – 2,5 5.5V pour M93Sx6-W – 1,8 5.5V pour M93Sx6-R choisissent l'organisation : par Word (x16)
Instructions de programmation qui fonctionnent dessus : Word ou mémoire entière
cycle de programmation Auto-synchronisé avec AutoErase
Secteur protégé en écriture défini par l'utilisateur
La page écrivent le mode (4 mots)
Préparez/signal d'occupation pendant la programmation
Vitesse :
– la fréquence de base 1MHz, 10ms écrivent le temps (produit actuel, identifié par lettre F d'identification de processus ou M) – la fréquence de base 2MHz, 5ms écrivent le temps (produit nouveau, identifié par lettre W d'identification de processus ou G) opération "lecture" séquentielle
Comportement augmenté d'ESD/Latch-Up
Plus de 1 million d'effacement/écrivent des cycles
Conservation de plus de 40 données d'an
DESCRIPTION SOMMAIRE
Ces spécifications couvrent une gamme de 4K, 2K, électriquement produits programmables effaçables en série par bit de la mémoire 1K (EEPROM) (respectivement pour M93S66, M93S56, M93S46). En ce texte, ces produits désigné collectivement sous le nom de M93Sx6.
Le M93Sx6 est accédé par une entrée périodique (d) et la sortie (q) utilisant le protocole d'autobus de MICROWIRE. La mémoire est divisée en 256, 128, 64 mots du peu x16 (respectivement pour M93S66, M93S56, M93S46). Le M93Sx6 est accédé par un ensemble d'instructions qui inclut lu, écrit, page écrit, écrit tous et des instructions employés pour placer la protection de la mémoire. Ceux-ci sont récapitulés dans le tableau 2. et le tableau 3.). Des données lues de l'instruction de mémoire (LUE) chargent l'adresse du premier mot lire dans un indicateur d'adresse interne. Les données contenues cette adresse sont alors synchronisées en série. L'indicateur d'adresse est automatiquement incrémenté après que les données soient produites et, si l'entrée choisie de puce (s) est haute tenue, le M93Sx6 puissent produire un courant séquentiel des mots contenant des données. De cette façon, la mémoire peut être lue comme train de données de données de 16 4096 bits (pour le M93S66), ou sans interruption pendant que le compteur d'adresse roule automatiquement plus d' 00h quand l'adresse la plus élevée est atteinte. Dans le temps requis par un cycle de programmation (TW), jusqu' 4 mots peuvent être écrits avec l'aide de la page écrivent l'instruction. la mémoire entière peut également être effacée, ou ensemble un modèle prédéterminé, l'aide de l'inscription toute l'instruction. Dans la mémoire, une zone définie par l'utilisateur peut être protégée contre autre écrivent des instructions. La taille de ce secteur est définie par le contenu d'un registre de protection, situé en dehors de la rangée de mémoire. Comme étape finale de protection, des données peuvent être de manière permanente protégées en programmant un peu de programmation d'une fois (peu d'OTP) qui ferme clef le contenu de registre de protection. La programmation est intérieurement auto-synchronisée (le signal d'horloge externe sur l'horloge périodique (c) peut être arrêté ou a laissé le fonctionnement après le début d'un cycle d'inscription) et n'exige pas un cycle d'effacement avant l'instruction d'inscription. L'instruction d'inscription écrit 16 bits la fois dans un des emplacements de mot du M93Sx6, la page écrivent l'instruction prépare 4 mots de 16 bits aux emplacements séquentiels, supposant dans les deux cas que toutes les adresses sont en dehors du secteur protégé en écriture. Après que le début du cycle de programmation, signal occupé/prêt soit disponible sur la sortie de données périodiques (q) quand l'entrée choisie de puce (s) est conduite haut.