SAB80C166-M # CMOS de 16 bits simple - performance de technologies
AG de marque de Chip Microcontroller Infineon haute
Les paramètres présentent :
●Unité centrale de traitement de 16 bits de haute performance avec
la canalisation 4-Stage
●durée de cycle d'instruction de 100 NS l'horloge d'unité centrale
de traitement de 20 mégahertz
●multiplication de 500 NS (16 × 16 mordu), 1 Division de µs (32/16
ont mordu)
●Équipements booléens augmentés de modification de configuration
binaire
●Conception basée sur les registres avec les banques de registre
variables multiples
●Appui de transfert du contexte d'une transaction de Simple-cycle
●Espace d'adressage linéaire de jusqu' 256 K bytes pour le code et
les données
●1 Sur-puce RAM de K byte
●ROM de Sur-puce de 32 K bytes (SAB 83C166 seul)
●Caractéristiques externes programmables d'autobus pour différentes
plages d'adresses
●bus de données externes 8 bits ou de 16 bits
●L'adresse/données externes multiplexées ou démultiplexées bus
●Tenez et Prise-reconnaissez l'appui d'arbitrage d'autobus
●Région de registre de fonction spéciale de Sur-puce de 512 octets
●Modes de ralenti et de mise hors tension
●Équipements motivés par l'interruption de transfert des données de
Simple-cycle de 8-canal par l'intermédiaire d'événement
périphérique
Contrôleur (PEC)
●système d'interruption 16-Priority-Level
●Convertisseur d'A/D de bit du 10-canal 10 avec du temps de
conversion de 9,7 µs
●la capture 16-Channel/comparent l'unité
●Deux unités d'usage universel multifonctionnelles de minuterie
avec 5 minuteries
●Deux canaux périodiques (USARTs)
●Horloge de surveillance programmable
●Jusqu' 76 lignes d'usage universel d'entrée-sortie
●Soutenu par une quantité d'instruments de développement comme des
compilateurs C, paquets de macroassembleur,
Émules, comités d'évaluation, HLL-débogueurs, simulateurs,
démonteurs d'analyseur de logique,
Conseils de programmation
●Chargeur-amorce de Sur-puce
●paquet en plastique de 100-Pin MQFP (EIAJ)
Description fonctionnelle
L'architecture du SAB 80C166 combine des avantages des processeurs
de RISC et de CISC et
des sous-systèmes périphériques avancés d'une manière très
bien-équilibrée. Le schéma fonctionnel suivant donne
un aperçu des différents composants de sur-puce et de l'autobus
interne de largeur de bande avancée et élevée
structure du SAB 80C166.
Note : Toutes les caractéristiques de temps se rapportent une
horloge d'unité centrale de traitement de 20 mégahertz (voir la
définition dans la section de caractéristiques C.A.)
Organisation de mémoire
L'espace mémoire du SAB 80C166 est configuré dans une architecture
de Von Neumann qui signifie
cette mémoire de code, de la mémoire de données, des registres et
les ports d'entrée-sortie sont organisés dans le même linéaire
espace d'adressage qui inclut 256 K bytes. L'expansion d'espace
d'adressage 16 Moctets est fournie pour
versions futures. L'espace mémoire entier peut être bytewise ou
wordwise accédé. Détail
des parties de la mémoire de sur-puce en plus ont été faites
directement peu accessible.
Le SAB 83C166 contient 32 K bytes de ROM masque-programmable de
sur-puce pour le code ou la constante
données. La ROM peut être tracée au segment 0 ou au segment 1.
1 K byte de sur-puce RAM est fourni comme stockage pour des
variables définies par l'utilisateur, pour la pile de système,
banques de registre d'usage universel et même pour le code. Une
banque de registre peut se composer jusqu' de 16 dans le monde
entier
(R0 R15) et/ou (RL0, RH0,…, RL7, RH7) soi-disant registres d'usage
universel d'un octet (GPRs).
512 octets de l'espace d'adressage sont réservés pour la région de
registre de fonction spéciale. SFRs sont
registres mondiaux qui sont utilisés pour des fonctions de contrôle
et de surveillance de la sur-puce différente
unités. 98 SFRs sont actuellement mis en application. Les adresses
inutilisées de SFR sont réservées pour l'avenir
membres de la famille de SAB 80C166.
Afin de répondre aux besoins des conceptions où plus de mémoire est
exigée qu'est fourni sur la puce, vers le haut de
256 K bytes de RAM externe et/ou de ROM peut être relié au
microcontrôleur.
Tehcnology Co.,Ltd. de l'électronique d'épicerie
www.zd_zd_icmemorychip.com
www.deli-ic.com
Email : sales3@deli-ic.com
Skype : hkdeli881
Contact : VIVI-CHEN