

Add to Cart
PUCE AT32UC3A1128-AUT - ATMEL CORPORATION d'IC de MÉMOIRE INSTANTANÉE - MICROCONTRÔLEUR AVR32 32 bits
Détail rapide :
Microcontrôleur AVR32 32 bits
Description :
L'AT32UC3A est un microcontrôleur complet de Système-Sur-puce basé sur l'AVR32 UC RISC
fonctionnement de processeur aux fréquences jusqu' 66 mégahertz. AVR32 UC est un RISC 32 bits performant
noyau de microprocesseur, conçu pour des applications incluses sensibles au coût, avec l'accent particulier sur la consommation de puissance faible, la densité élevée de code et la haute performance.
Le processeur met en application une unité de protection de la mémoire (MPU) et un contrôleur d'interruption rapide et flexible pour soutenir les systèmes d'exploitation modernes et les systèmes d'exploitation en temps réel. Plus haut
les capacités de calcul sont réalisables utilisant un riche collection d'instructions de DSP.
L'AT32UC3A incorpore l'éclair de sur-puce et les souvenirs de SRAM pour sûr et accès rapide.
Pour des applications exigeant la mémoire supplémentaire, une interface externe de mémoire est fournie dessus
Dérivés AT32UC3A0.
Le contrôleur périphérique d'accès mémoire direct permet des transferts des données entre les périphériques et les souvenirs sans participation de processeur. PDCA réduit rigoureusement traiter whentransferring au-dessus les trains de données de données continus et grands entre les modules dans le MCU.
Le PowerManager améliore la flexibilité et la sécurité de conception : le détecteur d'arrêt partiel de sur-puce
surveille l'alimentation d'énergie, l'unité centrale de traitement fonctionne de l'oscillateur de la sur-puce RC ou d'une de sources extérieures d'oscillateur, une horloge temps réel et sa minuterie associée maintient le temps.
La minuterie/compteur inclut trois minuteries de 16 bits identiques/contre- canaux. Chaque canal peut être indépendamment programmé pour exécuter la mesure de fréquence, le compte d'événement, la mesure d'intervalle, la génération d'impulsion, la synchronisation de retard et la modulation d'impulsions en largeur.
Les modules de PWM fournit sept canaux indépendants beaucoup d'options de configuration
y compris la polarité, l'alignement et la forme d'onde de bord recouvrent non le contrôle. Un canal de PWM peut
conversions du déclencheur CDA pour des réalisations étroites plus précises de contrôle de boucle.
L'AT32UC3A comporte également beaucoup d'interfaces de communication pour la communication intensive
applications. En plus des interfaces série standard comme UART, SPI ou TWI, d'autres interfaces comme le contrôleur périodique synchrone flexible, USB et MAC d'Ethernet sont disponibles.
Le contrôleur périodique synchrone fournit facile d'accès aux protocoles de transmission périodique et aux normes audio comme I2S.
L'interface de dispositif toute vitesse d'USB 2,0 soutient plusieurs classes d'USB en même temps
grce la configuration riche de point final. Sur-Le-VONT le centre serveur (OTG) que l'interface permet le dispositif comme un disque dur mémoire flash d'USB ou une imprimante d'USB relier directement au processeur.
L'interface milieu-indépendante (MII) et MII module réduit de MAC de l'Ethernet 10/100 (RMII)
fournit des solutions de sur-puce pour les dispositifs réseau-reliés.
AT32UC3A intègre une classe que la Sur-puce de la connexion 2,0 de 2+ corrigent le système (OCD), avec non-intrusif
trace en temps réel, accès mémoire lecture/écriture toute vitesse en plus de contrôle d'exécution de base.
Applications :
• Haute performance, microcontrôleur 32 bits de la puissance faible AVR®32 UC
– Jeu d'instructions compact du Simple-cycle RISC comprenant le jeu d'instructions de DSP
– Lecture-Modifier-écrivez les instructions et la modification de configuration binaire atomique
– Jusqu' 66 mégahertz de fréquence du signal d'horloge avec 1,24 DMIPS/MHz
– Unité de protection de la mémoire
• système de bus de Multi-hiérarchie
– Transferts des données performants sur les autobus distincts pour la représentation accrue
– 15 canaux d'accès direct la mémoire de périphérique pour le transfert des données automatique
• Éclair ultra-rapide interne
– 512K octets, 256K octets, versions des octets 128K
– Cycle simple Access jusqu' 30 mégahertz
– Exécution de linéarisation d'instruction de tampon de Prefetch la vitesse maximale
– temps de programmation de la page 1ms et temps d'effacement de la Plein-puce 2ms
– 100 000 écrivent des cycles, capacité de dix ans de conservation de données
– Serrures instantanées de sécurité et région définie par l'utilisateur de configuration
• SRAM ultra-rapide interne, Simple-cycle Access toute allure
– octets 64K (éclair 512KB et 256KB), octets 32K (128KB instantanés)
• Interface externe de mémoire sur les dérivés AT32UC3A0
– Autobus compatible de mémoire de SDRAM/SRAM (données de 16 bits et 24 bus d'adresses mordu)
• Contrôleur d'interruption
– Bas service d'interruption de latence d'Autovectored avec la priorité programmable
• Fonctions système
– Puissance et horloge d'Including Internal RC de gestionnaire d'horloge et un oscillateur 32KHz
– Deux oscillateurs et deux universels - phase - Serrure-boucle (PLL)
– Horloge de surveillance, chronométreur d'horloge temps réel
• Bus USB (USB)
– Dispositif 2,0 toute vitesse et Sur-Le-aller (OTG) vitesse réduite et toute vitesse
– Configuration et gestion flexibles de point final avec les canaux d'accès direct la mémoire consacrés
– émetteurs-récepteurs de Sur-puce comprenant Traction-UPS
• Interface de MAC 10/100 Mbps d'Ethernet
– Contrôleur d'Access de 802,3 médias d'Ethernet
– Interface indépendante de médias de soutiens (MII) et MII réduit (RMII)
• Un minuterie de Trois-canal/compteur de 16 bits (comité technique)
– Trois entrées d'horloge externes, PWM, capture et diverses capacités de compte
• Un contrôleur de 16 bits de modulation d'impulsions en largeur 7-Channel (PWM)
• Quatre récepteurs universels/émetteurs synchrones/asynchrones (USART)
– Générateur indépendant de Baudrate, soutien d'IrDA et interfaces ISO7816
– Soutien de poignée de main de matériel, d'interfaces RS485 et de ligne modem
• Deux Serial Peripheral Interfaces master/slave (SPI) avec Chip Select Signals
• Un contrôleur périodique synchrone de protocole
– Appuis I2S et protocoles basés sur cadre génériques
• Un Two-Wire Interface master/slave (TWI), 400kbit/s I2C-compatible
• Un 8 convertisseur analogique-numérique de bit du canal 10
• La Sur-puce corrigent le système (l'interface de JTAG)
– Classe 2+ de connexion, contrôle d'exécution, données Non-intrusives et trace de programme
• 100 goupille TQFP (69 bornes de GPIO), 144 goupille LQFP (109 bornes de GPIO)
• 5V a entré I/Os tolérant
• Alimentation de l'énergie 3.3V simple
Caractéristiques :
Fiches techniques | Résumé d'AT32UC3Azzzz Manuel d'AT32UC3Azzzz |
Photos de produit | 100-TQFP |
Modules de formation sur le produit | Application audio d'AVR UC3 Produit de MCU introduction Kit audio de passage d'AVR EVK1105 Digital Introduction d'AVR® UC3 |
Forfait standard | 450 |
Catégorie | Circuits intégrés (IC) |
Famille | Incorporé - microcontrôleurs |
Série | AVR®32 UC3 A1 |
Emballage | Plateau |
Processeur de noyau | AVR |
Capacité de mémoire | 32 bits |
Vitesse | 66MHz |
Connectivité | Ethernet, je ² C, SPI, SSC, UART/USART, USB OTG |
Périphériques | L'arrêt partiel détectent/remises, POR, PWM, WDT |
Nombre d'I /O | 69 |
Capacité de la mémoire de programme | 128KB (128K X 8) |
Type de mémoire de programme | ÉCLAIR |
Taille d'EEPROM | - |
RAM Size | 32K X 8 |
Tension - approvisionnement (Vcc/Vdd) | 1,65 V | 1,95 V |
Convertisseurs de données | A/D 8x10b |
Type d'oscillateur | Interne |
Température de fonctionnement | -40°C | 85°C |
Paquet/cas | 100-TQFP |
Page de catalogue | 582 (PDF CN081) |
Pour l'usage avec | ATSTK600-RC28-ND - CARTE DE CHEMINEMENT STK600 AVR ATAVRONEKIT-ND - KIT AVR/AVR32 DEBUGGER/PROGRMMR ATSTK600-TQFP100-ND - STK600 SOCKET/ADAPTER 100-TQFP ATEVK1100-ND - KIT DEV/EVAL POUR AVR32 AT32UC3A |
D'autres noms | AT32UC3A1128AUT |