

Add to Cart
DESCRIPTION DE PRODUIT
La famille MachXO2 de la puissance très réduite, instantané-sur, PLDs non-volatile a six dispositifs avec des densités s'étendant de 256 6864 Tableaux de consultation (LUTs). En plus de la logique programmable basée sur LUT et bonne marchée la caractéristique de ces dispositifs bloc inclus RAM (EBR), a distribué RAM, la mémoire instantanée d'utilisateur (UFM), les boucles verrouillage déphasé (PLLs), l'appui synchrone preengineered d'entrée-sortie de source, l'appui avancé de configuration comprenant la capacité de double-botte et les versions durcies des fonctions utilisées généralement telles que le contrôleur de SPI, le contrôleur et la minuterie d'I2 C/compteur. Ces caractéristiques permettent ces dispositifs d'être utilisés dans le coût bas, le consommateur fort débit et les applications de système.
Les dispositifs MachXO2 sont conçus sur un processus non-volatile de puissance faible de 65 nanomètre. L'architecture de dispositif a plusieurs caractéristiques telles que la basse oscillation programmable I/Os différentiel et la capacité d'arrêter les banques d'entrée-sortie, la sur-puce PLLs et les oscillateurs dynamiquement. Ces caractéristiques aident contrôler la puissance statique et dynamique ayant pour résultat la basse puissance statique pour tous les membres de la famille.
PROPRIÉTÉS DE PRODUIT
Mfr | Lattice Semiconductor Corporation |
Série | MachXO2 |
Statut de produit | Actif |
Nombre de laboratoires/CLBs | 160 |
Nombre d'éléments logiques/de cellules | 1280 |
RAM Bits total | 65536 |
Nombre d'entrée-sortie | 104 |
Tension - approvisionnement | 2.375V | 3.465V |
Montage du type | Bti extérieur |
Température de fonctionnement | 0°C | 85°C (TJ) |
Paquet/cas | 132-LFBGA, CSPBGA |
Paquet de dispositif de fournisseur | 132-CSPBGA (8x8) |
Nombre bas de produit | LCMXO2-1200 |