

Add to Cart
Gamme de dispositifs logiques programmables MAX 3000A
Caractéristiques
■ Dispositifs logiques programmables (PLD) basés sur une EEPROM
CMOS hautes performances et faible coût construits sur une
architecture MAX®
■ Programmabilité intégrée au système (ISP) 3,3 V grce la norme
IEEE Std.Interface JTAG (Joint Test Action Group) 1149.1 avec
capacité avancée de verrouillage des broches - Circuits ISP
conformes la norme IEEE Std.1532
■ Circuit de test de balayage périphérique (BST) intégré conforme
la norme IEEE Std.1149.1-1990
■ Fonctionnalités ISP améliorées : – Algorithme ISP amélioré pour
une programmation plus rapide – Bit ISP_Done pour garantir une
programmation complète – Résistance de pull-up sur les broches
d'E/S pendant la programmation dans le système
■ PLD haute densité allant de 600 10 000 portes utilisables
■ Retards logiques broche broche de 4,5 ns avec des fréquences de
comptage allant jusqu' 227,3 MHz
■ Interface d'E/S MultiVoltTM permettant au cur de l'appareil de
fonctionner 3,3 V, tandis que les broches d'E/S sont compatibles
avec les niveaux logiques 5,0 V, 3,3 V et 2,5 V
■ Nombre de broches allant de 44 256 dans une variété de boîtiers
plats quadruples fins (TQFP), de boîtiers plats quadruples en
plastique (PQFP), de supports de puces en J en plastique (PLCC) et
de boîtiers FineLine BGATM
■ Prise en charge des prises de courant
■ Structure de routage continu PIA (Programmable Interconnect
Array) pour des performances rapides et prévisibles
■ Plage de température industrielle
■ Compatibilité PCI
■ Architecture compatible avec le bus, y compris contrôle de la
vitesse de balayage programmable
■ Option de sortie drain ouvert
■ Bascules macrocellulaires programmables avec commandes
individuelles d'effacement, de préréglage, d'horloge et
d'activation d'horloge
■ Mode d'économie d'énergie programmable pour une réduction de
puissance de plus de 50 % dans chaque macrocellule
■ Distribution de terme de produit d'extension configurable,
permettant jusqu' 32 termes de produit par macrocellule
■ Embout de sécurité programmable pour la protection des
conceptions propriétaires
■ Caractéristiques architecturales améliorées, notamment : –
Signaux d'activation de sortie 6 ou 10 broches ou pilotés par
logique – Deux signaux d'horloge globale avec inversion en option –
Ressources d'interconnexion améliorées pour une meilleure
routabilité – Contrôle de vitesse de balayage de sortie
programmable
■ Prise en charge de la conception logicielle et placement et
routage automatique fournis par les systèmes de développement
d'Altera pour les PC Windows et les stations SPARC Sun et les
stations de travail HP 9000 Series 700/800
■ Prise en charge supplémentaire de la saisie de conception et de
la simulation fournie par les fichiers netlist EDIF 2 0 0 et 3 0 0,
la bibliothèque de modules paramétrés (LPM), Verilog HDL, VHDL et
d'autres interfaces vers les outils EDA populaires de fabricants
tiers tels que Cadence, Exemplar Logic, Mentor Graphics, OrCAD,
Synopsys, Synplicity et VeriBest
■ Prise en charge de la programmation avec l'unité de programmation
principale Altera (MPU), le cble de communication MasterBlasterTM,
le cble de téléchargement de port parallèle ByteBlasterMVTM, le
cble de téléchargement série BitBlasterTM ainsi que le matériel de
programmation de fabricants tiers et tout testeur en circuit
prenant en charge le test et la programmation standard JamTM
Fichiers de langue (STAPL) (.jam), fichiers Jam STAPL Byte-Code
(.jbc) ou fichiers au format vectoriel série (.svf)
mode d'emploi
L'architecture du MAX 3000A comprend les éléments suivants :
■ Blocs de tableau logique (LAB)
■ Macrocellules
■ Termes du produit d'extension (partageable et parallèle)
■ Matrice d'interconnexion programmable (PIA)
■ Blocs de contrôle d'E/S
L'architecture du MAX 3000A comprend quatre entrées dédiées qui
peuvent être utilisées comme entrées usage général ou comme signaux
de contrôle globaux grande vitesse (signaux d'horloge, d'effacement
et deux signaux d'activation de sortie) pour chaque macrocellule et
broche d'E/S.La figure 1 montre l'architecture des appareils MAX
3000A.
Figure 1. Schéma fonctionnel du dispositif MAX 3000A
Remarque : (1) Les appareils EPM3032A, EPM3064A, EPM3128A et
EPM3256A ont six sorties activées.Les appareils EPM3512A ont 10
activations de sortie.
Valeurs nominales maximales absolues de l'appareil MAX 3000A
Symbole | Paramètre | Conditions | Min | Max | Unité |
VCC | Tension d'alimentation | Par rapport au sol(1) | –0,5 | 4.6 | V |
Vje | Tension d'entrée CC | -2.0 | 5,75 | V | |
jeDEHORS | Courant de sortie CC, par broche | –25 | 25 | mA | |
JGTS | Température de stockage | Pas de biais | –65 | 150 | °C |
JUN | Température ambiante | Sous biais | –65 | 135 | °C |
JJ | Température de jonction | Packages PQFP et TQFP, sous biais | 135 | °C |
Note:
(1) La tension d'entrée CC minimale est de –0,5 V. Pendant les
transitions, les entrées peuvent être inférieures –2,0 V ou
supérieures 5,75 V pour des courants d'entrée inférieurs 100 mA et
des périodes inférieures 20 ns.
Offre d'achat d'actions (vente chaud)
Numéro de pièce. | Qté | MFG | D/C | Emballer |
MBC13900NT1 | 13775 | FREESCAL | 16+ | SOT |
ATTINY13A-PU | 3300 | ATMEL | 14+ | DIP-8 |
LM317AEMP | 10000 | NSC | 14+ | SOT-223 |
MC9S08SH4CTG | 4690 | ÉCHELLE LIBRE | 10+ | POSST |
MC9S08GT8AMFBE | 4588 | ÉCHELLE LIBRE | 15+ | QFP |
LM2595S-3.3 | 6580 | NSC | 14+ | TO-263 |
MMBTA06LT1G | 20000 | SUR | 16+ | SOT-23 |
PALCE16V8H-15JC/4 | 10740 | DMLA | 14+ | PLCC |
LP621024DM-70LLF | 1362 | AMIC | 15+ | POS-32 |
MAX1232CSA | 10000 | MAXIME | 16+ | AMADOUER |
CY62148ELL-45ZSXI | 2212 | CYPRÈS | 11+ | TSOP32 |
PL2303RA | 1000 | PROLIFIQUE | 15+ | SSOP-28 |
PXAG49KBBD | 2000 | ISP | 04+ | QFP-44 |
MC9S08QD2CSC | 4636 | ÉCHELLE LIBRE | 13+ | SOIC |
XC95144XL-10TQG100C | 119 | XILINX | 15+ | TQFP100 |
PIC18F1220-I/SO | 4688 | PUCE ÉLECTRONIQUE | 10+ | AMADOUER |
NZL6V8AXV3T1G | 40000 | SUR | 16+ | SOT-523 |
NC7SZ38P5X | 40000 | FAIRCHILD | 16+ | SOT-353 |
MMBT6427LT1G | 20000 | SUR | 16+ | SOT-23 |
LNK626DG | 4878 | POUVOIR | 13+ | POS-7 |
NCP1402SN50T1G | 11200 | SUR | 11+ | SOT23-5 |