

Add to Cart
Puce de circuit intégré STM32H755IIK6 Microcontrôleurs ARM double cur 32 bits-MCU
Description du produit de STM32H755IIK6
STM32H755IIK6 offre trois ADC, deux DAC, deux comparateurs ultra-basse consommation, un RTC basse consommation, une minuterie haute résolution, 12 minuteries 16 bits usage général, deux minuteries PWM pour le contrôle du moteur, cinq minuteries basse consommation, un véritable générateur de nombres aléatoires (RNG) et une cellule d'accélération cryptographique. Ainsi qu'une vaste gamme d'E/S et de périphériques améliorés connectés aux bus APB, aux bus AHB, la matrice de bus multi-AHB 2x32 bits et une interconnexion AXI multicouche prenant en charge accès la mémoire interne et externe.
Spécification deSTM32H755IIK6
Type de mémoire programme | ÉCLAT |
Taille de la RAM | 1M x 8 |
Tension - Alimentation (Vcc/Vdd) | 1.62V ~ 3.6V |
Convertisseurs de données | A/D 36x16b ;D/A 2x12b |
Type d'oscillateur | Interne |
Température de fonctionnement | -40°C ~ 85°C (TA) |
Type de montage | Montage en surface |
Paquet/caisse | 201-UFBGA |
Ensemble d'appareils du fournisseur | 176+25UFBGA (10x10) |
Arm® Cortex®-M7 avec FPU de STM32H755IIK6
L'Arm® Cortex®-M7 avec processeur FPU double précision est la
dernière génération de processeurs Arm pour les systèmes
embarqués.Il a été développé pour fournir une plate-forme faible
coût qui répond aux besoins de mise en uvre de MCU, avec un nombre
de broches réduit et une consommation d'énergie optimisée, tout en
offrant des performances de calcul exceptionnelles et une faible
latence d'interruption.
Le processeur Cortex®-M7 est un processeur hautes performances très
efficace doté
Pipeline double émission en six étapes
Prédiction de branche dynamique
Architecture Harvard avec caches L1 (16 Ko de I-cache et 16 Ko de
Dcache)
Interface AXI 64 bits
Interface ITCM 64 bits
Interfaces DTCM 2x32 bits
Les interfaces de mémoire suivantes sont prises en charge
Bus d'instructions et de données séparés (Harvard Architecture)
pour optimiser la latence du processeur
Interface TCM (Tightly Coupled Memory) conçue pour des accès SRAM
rapides et déterministes
Interface AXI Bus pour optimiser les transferts Burst
Bus périphérique AHB-Lite dédié faible latence (AHBP) pour se
connecter aux périphériques.
FAQ
Q. Vos produits sont-ils originaux ?
A: oui, tous les produits sont originaux, la nouvelle importation
originale est notre objectif.
Q : Quels certificats possédez-vous ?
A:Nous sommes une entreprise certifiée ISO 9001:2015 et membre
d'ERAI.
Q : Pouvez-vous prendre en charge une commande ou un
échantillon de petite quantité ? L'échantillon est-il
gratuit ?
A:Oui, nous soutenons la commande d'échantillon et la commande. Le
coût de l'échantillon est différent selon votre commande ou votre
projet.
Q : Comment expédier ma commande ?Est-ce sûr?
A: nous utilisons express pour expédier, tels que DHL, Fedex, UPS,
TNT, EMS. Nous pouvons également utiliser votre transitaire
suggéré. Les produits seront dans un bon emballage et assureront la
sécurité et nous sommes responsables des dommages causés votre
commande.
Q : Qu'en est-il du délai de livraison ?
A: nous pouvons expédier des pièces en stock dans les 5 jours
ouvrables. Si sans stock, nous vous confirmerons le délai de
livraison en fonction de la quantité de votre commande.