DRACHME DDR3 H5TC2G63GFR-PBA synchrone de CAS programmable 128M

Number modèle:H5TC2G63GFR-PBA
Point d'origine:Taiwan
Quantité d'ordre minimum:10pcs
Conditions de paiement:T/T
Capacité d'approvisionnement:100800PCS/WEEK
Délai de livraison:2-3days
Contacter

Add to Cart

Membre du site
Shenzhen Guangdong China
Adresse: 3418, Duhuixuan, avenue de Shennan, secteur de Futian, Shenzhen, province du Guangdong, Chine
dernière connexion fois fournisseur: dans 25 heures
Détails du produit Profil de la société
Détails du produit

 

1.Description
Le H5TQ2G83GFR-xxC, H5TQ2G63GFR-xxC, H5TQ2G83GFR-xxI, H5TQ2G63GFR-xxI, H5TQ2G83GFR ? le xxL, H5TQ2G63GFR-xxL, H5TQ2G83GFR-xxJ, H5TQ2G63GFR-xxJ sont des 2 147 483 648 données de double du bit CMOS
DRACHME synchrone du taux III (DDR3), idéalement adaptée aux applications de mémoire centrale qui exige grand
densité de mémoire et largeur de bande élevée. Référence d'opérations entièrement synchrones d'offre de SK Hynix 2Gb DDR3 SDRAMs ? erenced aux bords en hausse et en baisse de l'horloge. Tandis que toutes les adresses et entrées de contrôle sont verrouillées dessus
les bords de montée des CK (bords en baisse des CK), des données, stroboscopes de données et écrire des entrées de masques de données sont
prélevé sur les bords en hausse et en baisse de lui. Les circulations de données sont intérieurement canalisées et 8 bits prefetched
pour réaliser la largeur de bande très élevée.

2.FEATURES
* ce produit conformément la directive de RoHS.
• VDD=VDDQ=1.5V +/- 0.075V
• Opération des entrées d'horloge entièrement différentielle (CK, CK)
• Stroboscope différentiel de données (DQS, DQS)
• Sur le DLL de puce alignez la transition de DQ, de DQS et de DQS avec les CK
transition
• Les masques de DM écrivent donnée-dans la montée et la chute
bords du stroboscope de données
• Toutes les adresses et entrées de contrôle excepté des données,
stroboscopes de données et masques de données verrouillés sur
bords d'augmentation de l'horloge
• Latence programmable 5, 6, 7, 8, 9, 10, 11, 12, 13 de CAS
et 14 soutenus
• Latence additive programmable 0, CL-1, et CL2
a soutenu
• Latence programmable de CAS Write (cwl) = 5, 6, 7, 8
9 et 10
• Longueur éclatée programmable 4/8 avec des les deux grignotement
mode séquentiel et d'imbrication
• Commutateur de BL en marche

8banks
• La moyenne régénèrent le cycle (Tcase 0 OC | 95 OC)
- 7,8 µs 0OC | 85 OC
- 3,9 µs 85OC | 95 OC
La température commerciale (0OC | 95 OC)
La température industrielle (-40OC | 95 OC)
• JEDEC 78ball standard FBGA (x8), 96ball FBGA (x16)
• Force de conducteur choisie par EMRS
• La dynamique sur l'arrêt de matrice a soutenu
• La goupille REMISE ZÉRO asynchrone a soutenu
• Le calibrage de ZQ a soutenu
• TDQS (stroboscope de données d'arrêt) soutenu (x8 seuls)
• Écrivez Levelization soutenu
• bit 8 pré
4.Why nous choisissent ?

100% nouveau et originao avec le prix d'avantage
Rendement élevé
La livraison rapide
Service professionnel d'équipe
10 ans éprouvent les composants électroniques
Agent de composants électroniques
Remise logistique d'avantage
Excellent service après-vente

China DRACHME DDR3 H5TC2G63GFR-PBA synchrone de CAS programmable 128M supplier

DRACHME DDR3 H5TC2G63GFR-PBA synchrone de CAS programmable 128M

Inquiry Cart 0