

Add to Cart
L'AT24C256C fournit 262 144 bits de publication périodique électriquement effaçables et de mémoire microprogrammable (EEPROM) organisée en tant que 32 768 mots de 8 bits chacun. La caractéristique de cascade du dispositif permet jusqu' huit dispositifs de partager un autobus de fil de ‑ du terrain communal 2. Le dispositif est optimisé pour l'usage dans beaucoup d'applications commerciales industrielles et où la basse puissance de ‑ et la basse opération de tension de ‑ sont essentielles. Les dispositifs sont disponibles en avance SOIC de ‑ de l'économie de l'espace 8, avance TSSOP de 8 ‑, protection UDFN de 8 ‑ et 8 paquets de la boule VFBGA de ‑. Tous les paquets fonctionnent partir de 1.7V 5.5V.
Fonctionnalités standard
• Opération de basse tension et de Standard-tension :
– VCC = 1.7V 5.5V
• Intérieurement organisé en tant que 32 768 x 8 (256K)
• Température ambiante industrielle : -40°C +85°C
• Interface série ( 2 fils) d'I2C-Compatible :
– mode standard de 100 kilohertz, 1.7V 5.5V
– 400 kilohertz jeûnent le mode, 1.7V 5.5V
– 1 mégahertz jeûne mode plus (FM+), 2.5V 5.5V
• Déclencheur de Schmitt, entrées filtrées pour la suppression de
bruit
• Protocole bidirectionnel de transfert des données
• Pin de protection contre l'écriture pour la pleine protection des
données de matériel de rangée
• Courant actif très réduit (maximum de 3 mA) et courant de réserve
(maximum de 6 μA)
• la page 64-Byte écrivent le mode :
– La page partielle écrit laissé
• Modes lus aléatoires et séquentiels
• Le ‑ d'individu chronométré écrivent le cycle chez 5 Mme maximum
• Protection d'ESD > 4,000V
• Fiabilité élevée :
– Résistance : 1 000 000 écrivent des cycles
– Conservation de données : 100 ans
• Options vertes de paquet (sans plomb/Halide-free/RoHS conforme)
• Meurent les options de vente : Forme de gaufrette et gaufrettes
cognées
Fonction de Pin
A0 : Entrée d'adresse
A1 : Entrée d'adresse
A2 : Entrée d'adresse
LA terre : La terre
SDA : Données périodiques
Cble coaxial : Entrée d'horloge périodique
Wp : Protection contre l'écriture
VCC : Alimentation d'énergie de dispositif
AT24C128C, 128K EEPROM périodique : Le 128K est intérieurement organisé en tant que 256 pages de 64 octets chacune. L'adressage de mot aléatoire exige une adresse de mot contenant des données 14 de bit.
Ordinateurs et périphériques d'ordinateur, industriel, commerciales
Inventaire excédentaire d'ATFU de puce de mémoire de série d'ATMEL/MICROCHIP :
AT24C02C AT24C02D
AT24C04C
AT24C08C
AT24C16C
AT24C64D
AT24C128C
AT24C256C
AT24C512C