Processeurs de signaux numériques LQFP-176 TMS320F2812 TMS320F2812PGFA de puce de microcontrôleur de ROHS

Numéro de type:TMS320F2812PGFA
Point d'origine:original et nouveau
Quantité d'ordre minimum:10pcs
Conditions de paiement:T / T, Western Union, Paypal
Capacité d'approvisionnement:10000PCS
Délai de livraison:1-3 jours
Contacter

Add to Cart

Membre actif
Shenzhen Guangdong China
Adresse: Pièce 1120, plancher 11rd, nouvelle Asie Guoli Building, secteur de Futian, ville de Shenzhen, province du Guangdong Chine, code postal : 518031
dernière connexion fois fournisseur: dans 14 heures
Détails du produit Profil de la société
Détails du produit

Processeurs de signaux numériques LQFP-176 TMS320F2812 de microcontrôleurs de TMS320F2812PGFA

 

 
 
Détails de produit
 

TMS320F2810, TMS320F2811, et TMS320F2812 les dispositifs, membres de la génération de TMS320C28x DSP, sont fortement intégrés, les solutions performantes pour des applications exigeantes de contrôle.

Dans tout ce document, TMS320F2810, TMS320F2811, et TMS320F2812 sont abrégés comme F2810, F2811, et F2812, respectivement. F281x dénote chacun des trois dispositifs.

 

Caractéristiques
 
 
  • Technologie performante de la charge statique CMOS
    • 150 mégahertz (durée de cycle 6.67-ns)
    • De basse puissance (noyau 1.8-V 135 mégahertz,
      noyau 1.9-V la conception de l'entrée-sortie 150 mégahertz, 3.3-V)
  • Appui de balayage de frontière de JTAG
    • Port d'Access standard d'essai d'IEEE de la norme 1149.1-1990 d'IEEE et architecture de Frontière-balayage
  • Unité centrale de traitement 32 bits performante (TMS320C28x)
    • opérations de MAC du × 32 de 16 × 16 et 32
    • 16 double MAC du × 16
    • Architecture d'autobus de Harvard
    • Opérations atomiques
    • Jeûnent la réponse et le traitement d'interruption
    • Modèle de programmation unifié de mémoire
    • programme de 4M/portée linéaires adresse de données
    • Performant (dans C/C++ et Assemblée)
    • Code source de processeur de TMS320F24x/LF240x compatible
  • mémoire de Sur-puce
    • Jusqu'128K l'éclair du × 16
      (Quatre secteurs de × 16K 16 de 8K × 16 et six)
    • 1K ROM du × 16 OTP
    • L0 et L1 : 2 blocs 4K de × 16 Simple-Access RAM (SARAM)
    • H0 : 1 bloc 8K de × 16 SARAM
    • M0 et M1 : 2 blocs de × 1K 16 SARAM
  • ROM de botte (4K × 16)
    • Avec des modes de botte de logiciel
    • Tables standard de maths
  • Interface externe (F2812)
    • Plus de mémoire totale du × 16 de 1M
    • États d'attente programmables
    • Synchronisation lecture/écriture programmable de stroboscope
    • La puce de trois personnes choisit
  • Endianness : Peu endian
  • Horloge et commandes système
    • oscillateur de Sur-puce
    • Module d'horloge de surveillance
  • Trois interruptions externes
  • Bloc périphérique de (PIE) d'expansion d'interruption qui soutient 45 interruptions périphériques
  • Trois minuteries 32 bits d'unité centrale de traitement
  • clé/serrure de la sécurité 128-bit
    • Protège flash/OTP et L0/L1 SARAM
    • Empêche l'inverse-ingénierie de progiciels
  • Périphériques de contrôle de moteur
    • Deux directeurs d'événement (EVA, EVB)
    • Compatible aux dispositifs 240xA
  • Périphériques de porte série
    • Interface périphérique périodique (SPI)
    • Deux interfaces de communications périodiques (SCIs), UART standard
    • Réseau augmenté (eCAN) de région de contrôleur
    • Porte série protégée multicanale (McBSP)
  • 12-bit CDA, 16 canaux
    • 2 multiplexeur d'entrée de canal du × 8
    • Deux d'échantillonnage et de stockage
    • Choisissez/conversion simultané
    • Taux de conversion rapide : 80 ns/12.5 MSPS
  • Jusqu' 56 bornes polyvalentes d'entrée-sortie (GPIO)
  • Caractéristiques avancées d'émulation
    • Fonctions d'analyse et de point de rupture
    • Le temps réel corrigent par l'intermédiaire du matériel
  • Les instruments de développement incluent
    • Compilateur/assembleur/éditeur de liens de la norme ANSI C/C++
    • Codez le compositeur Studio™ ide
    • DSP/BIOS™
    • Contrôleurs de balayage de JTAG
      • Architecture standard d'andBoundary-balayage de port d'Access d'essai d'IEEE de la norme 1149.1-1990 d'IEEE
  • Modes et épargne de basse puissance de puissance
    • OISIF, DE RÉSERVE, modes de HALTE soutenus
    • Différentes horloges périphériques de débronchement
  • Options de paquet
    • 179-ball MicroStar BGA™ avec l'interface externe de mémoire (GHH, ZHH) (F2812)
    • quadruple Flatpack (LQFP) du Bas-profil 176-pin avec l'interface externe de mémoire (PGF) (F2812)
    • 128-pin LQFP sans interface externe de mémoire (PBK) (F2810, F2811)
  • Options de la température
    • A : – 40°C 85°C (GHH, ZHH, PGF, PBK)
    • S : – 40°C 125°C (GHH, ZHH, PGF, PBK)
    • Q : – 40°C 125°C (PGF, PBK)
      (Qualification AEC-Q100 pour des applications des véhicules moteur)

Toutes les marques déposées sont la propriété de leurs propriétaires respectifs.

 

 

Actions régulières d'ATFU :

 

TMS320F2812PGFA

TMS320F28335PGFA

TMS320C6747DZKBT3

TMS320C6416EGLZA6E

TMS320LF2407APGEA

TMS320C6713BPYPA200

 

 

 

 

China Processeurs de signaux numériques LQFP-176 TMS320F2812 TMS320F2812PGFA de puce de microcontrôleur de ROHS supplier

Processeurs de signaux numériques LQFP-176 TMS320F2812 TMS320F2812PGFA de puce de microcontrôleur de ROHS

Inquiry Cart 0