USRP-LW E310 Encastré Ettus USRP SDR E310 Récepteur Logiciel universel Système GPS périphérique radio

Number modèle:E310
Point d'origine:La Chine
Quantité d'ordre minimum:1 morceau
Conditions de paiement:T/T
Détails de empaquetage:Boîte de papier \ carton de papier
Délai de livraison:Marchandises de tache ou 30 jours
Contacter

Add to Cart

Fournisseur Vérifié
Wuhan China
Adresse: Pièce 404, bloc A, bâtiment de Zhiyuan, innovation de Grande Muraille et parc technologique, route du nord de Tangxun, zone de pointe de lac est, Wuhan
dernière connexion fois fournisseur: dans 13 heures
Détails du produit Profil de la société
Détails du produit

Périphérique universel de radio de logiciel, USRP-LW E310

Aperçu de produit :

L'émetteur-récepteur AD9361 d'entrée de rf fournit la largeur de bande instantanée jusqu' 56 mégahertz et fréquences multibandes de 70 mégahertz 6 gigahertz, et peut soutenir 2X2 MIMO.

La batterie de filtres pré-sélectionnée dans l'embout avant de rf du transmettent le lien et recevez le lien améliore la sélectivité de fréquence.

Le processeur de bande de base emploie la puce de FPGA du zynq 7020 de Xilinx, qui est enfoncée avec une unité centrale de traitement de double-noyau de BRAS.

La série incluse par USRP emploie une distribution de Linux adaptée aux besoins du client par le cadre openembedded pour répondre aux besoins spécifiques de l'application. Le système d'exploitation de défaut est préinstallé

Logiciel d'UHD et tiers instruments de développement tels que la radio de GNU.

 

Caractéristique principale :

  • Gigahertz MHz-6 de la couverture 70 de fréquence
  • Jusqu' la largeur de bande du signal 56MHz
  • émetteur-récepteur de 2x2 MIMO
  • Le lien d'émetteur-récepteur a une batterie de filtres pré-sélectionnée
  • processeur de l'ARM Cortex A9-886 mégahertz de Double-noyau, Xilinx Zynq 7020 SoC FPGA
  • 1GB DDR3 RAM pour des unités centrales de traitement de BRAS, 512 mb DDR3 RAM pour la logique de FPGA
  • Le taux d'échantillonnage de FPGA POUR ARMER le processeur est jusqu' 10MS/s
  • Soutenez l'utilisation de la synchronisation de référence d'horloge de PPS
  • Récepteur de positionnement global intégré de système de GPS
  • Unité de mesure inertie intégrée de 9 axes
  • Interface d'Ethernet de 1 gigaoctet et interface d'USB
  • Taille : 133 x 68,2 x 26,4 millimètres de poids : 357 g
  • Système d'exploitation intégré d'OpenEmbedded
  • Source ouverte UHD 3.8.0 de soutien ou plus nouveau conducteur et interface d'api
  • Cadre de développement de FPGA soutenant RFNoC
  • Radio de soutien GNU
  • L'interface audio sur le panneau avant a été décommandée
  • OpenEmbedded Linux
  • Version 14,0 du logiciel libre api du conducteur de matériel d'USRP (UHD) ou plus haut
  • Cadre de développement de RFNoC™ FPGA
  • Paramètres relatifs :

 

Catégorie de paramètreValeurUnitéCatégorie de paramètre数值单位
Entrée-sortieParamètres d'optimisation du traitement de rf
Entrée de tension CC5-15VPlage de fréquence70-6000Mégahertz
Puissance2-6WDe puissance de sortie>10dBm
Paramètres de module de conversionÉcrivez le point de troisième ordre d'interception-20dBm
Taux d'échantillonnage de CDA (maximum)61,44MS/sChiffre de bruit<>8DB
Résolution de CDA12peuPropriétés physiques  
Taux d'échantillonnage de DAC61,44MS/sTaille133×26,4du ×68cm
Résolution de DAC12peuPoids375g
Exactitude locale d'oscillation2,0page par minute   

 

 

Description de représentation :

L'émetteur-récepteur AD9361 du rf d'entrée fournit la largeur de bande instantanée jusqu' 56 mégahertz, la plage de fréquence couvre 70 gigahertz MHz-6, et soutient 2X2 MIMO. La batterie de filtres de présélection de rf l'embout avant du transmettent le lien et recevez le lien augmente la sélectivité de fréquence.

Le processeur de bande de base emploie Xilinx Zynq 7020 SoC pour fournir le calcul accéléré par FPGA, combiné avec l'opération indépendante soutenue par l'unité centrale de traitement de BRAS de double-noyau. USRP-LW E310 intègre une quantité de périphériques, tels qu'un récepteur intégré de GPS qui peut être employé pour la conscience d'emplacement et la synchronisation, et les doubles ports de centre serveur d'USB qui peuvent être employés pour l'espace mémoire augmenté et d'autres unités d'E/S. Utilisant le matériel disponible en stock, les utilisateurs peuvent rapidement prototype et développer des applications incluses.

L'USRP a inclus des séries emploie une distribution de Linux adaptée aux besoins du client par le cadre d'OpenEmbedded pour répondre aux besoins spécifiques de l'application. Le système d'exploitation de défaut est préinstallé avec le logiciel de Driver™ de matériel d'USRP (UHD) et les tiers instruments de développement tels que la radio de GNU. E310 soutient également la technologie de RFNoC. Le cadre de développement de RFNoC FPGA peut exécuter des calculs en temps réel et répondre aux exigences du traitement des signaux bande large.

Cadre de système d'exploitation et de développement

 

système d'exploitationOpenEmbedded Linux (préinstallé)
Cadre de développement de logiciel

UHD (préinstallé)

Radio de GNU (préinstallée)

Xilinx ISE Design Suite

 

China USRP-LW E310 Encastré Ettus USRP SDR E310 Récepteur Logiciel universel Système GPS périphérique radio supplier

USRP-LW E310 Encastré Ettus USRP SDR E310 Récepteur Logiciel universel Système GPS périphérique radio

Inquiry Cart 0