Add to Cart
Stockage de données de la DRACHME DDR2 2G 128MX16 FBGA de MT47H128M16RT-25 E-C Original
Caractéristiques
• VDD = 1.8V ±0.1V, VDDQ = 1.8V ±0.1V
• entrée-sortie 1.8V JEDEC-standard (SSTL_18-compatible)
• Option différentielle du stroboscope de données (DQS, DQS#)
• architecture du prefetch 4n-bit
• Option en double du stroboscope de sortie (RDQS) pour x8
• DLL pour aligner des transitions de DQ et de DQS avec les CK
• 8 banques internes pour le fonctionnement concurrent
• Latence programmable de CAS (CL)
• Latence additive signalée de CAS (AL)
• ÉCRIVEZ la latence = la latence LUE - 1 t CK
• Longueurs éclatées programmables : 4 ou 8
• Force réglable d'entraînement de donnée-sortie
• 64ms, cycle 8192 régénérer
• arrêt de Sur-matrice (ODT)
• Option (informatique) industrielle de la température
• RoHS-conforme
• Spécifications de frousse d'horloge de soutiens JEDEC
DRACHME | |
RoHS : | Détails |
SDRAM - DDR2 | |
SMD/SMT | |
FBGA-84 | |
bit 16 | |
128 M X 16 | |
2 Gbit | |
800 mégahertz | |
400 picosecondes | |
1,9 V | |
1,7 V | |
105 mA | |
0 C | |
+ 85 C | |
MT47H | |
Plateau | |
Marque : | Original en stock |
Humidité sensible : | Oui |
Type de produit : | DRACHME |
Quantité de paquet d'usine : | 1260 |
Sous-catégorie : | Mémoire et stockage de données |