

Add to Cart
Composants électroniques Texas Instruments /TI TPIC6595DWR d'IC
Module d'ECAD | Symbole, empreinte de pas et modèle 3D de carte PCB |
Date d'introduction | 1er octobre 2008 |
ECCN | EAR99 |
Pays d'origine | Taïwan |
Halogène libre | Conforme |
EOL Date prévu | 2028 |
Nom de famille | TPIC6595 |
Statut de l'offre et la demande | Limité |
Fausse menace sur le marché libre | 33 PCT. |
Popularité | Milieu |
Numéro de la pièce de source de victoire | 1272013-TPIC6595DWR |
Fabricant Package | 20-SOIC |
Paquet | 20-SOIC (0,295", largeur de 7.50mm) |
Support | SMD |
Chaîne de température de fonctionnement | -40°C | 125°C |
Tension d'alimentation d'opération | 4,5 V | 5,5 V |
Fonction | Publication périodique mettre en parallèle, périodique |
Nombre de peu par élément | 8 |
Nombre d'éléments | 1 |
Type de logique | Registre décalage |
Emballage | Bobine - TR |
Fabricant | Texas Instruments |
Catégories | Circuits intégrés (IC) |
Pièces alternatives (Correspondance) | A6595KLW-T ; A6595KLW ; A6595KLWTR-T ; |
Série | TPIC |
Type de sortie | Drain ouvert |
Description pour le TPIC6595
Le TPIC6595 est un registre décalage 8 bits de puissance monolithique, haute tension, forte intensité conçu pour l'usage dans les systèmes qui exigent la puissance relativement élevée de charge. Le dispositif contient une bride de tension intégrée sur les sorties pour la protection passagère inductive. Les applications de conducteur de puissance incluent des relais, des solénoïdes, et d'autres charges milieu-actuelles ou haute tension.
Ce dispositif contient un 8 bits périodique-dans, le registre décalage parallèle- qui alimente un registre de stockage de type d 8 bits. Transferts des données par le décalage et des registres de stockage sur le bord d'augmentation de l'horloge de décalage-registre (SRCK) et de l'horloge de registre (RCK) respectivement. Les données de transferts de registre de stockage au tampon de sortie quand l'espace libre de décalage-registre (SRCLR) est haut. Quand SRCLR est bas, le registre décalage d'entrée est dégagé. Quand la sortie permettent (G) est jugée haut, toutes les données dans les tampons de sortie sont contenues bas et toutes les sorties de drain sont éteintes. Quand G est jugé bas, les données partir du registre de stockage sont transparentes aux tampons de sortie. La sortie périodique (SORTIE de SER) tient compte de cascader des données partir du registre décalage aux dispositifs supplémentaires.
Les sorties sont capacité actuelle du côté bas, du l'ouvert-drain DMOS de transistors avec des estimations de sortie de 45 V et d'évier 250-mA continu. Quand les données dans les tampons de sortie sont basses, les sorties de DMOS-transistor sont éteintes. Quand les données sont hautes, les sorties de DMOS-transistor ont la capacité actuelle d'évier.
Des goupilles distinctes d'au sol de niveau de puissance et de logique sont fournies pour faciliter la flexibilité de système maximum. Des bornes 1, 10, 11, et 20 sont intérieurement reliés, et chaque goupille doivent être extérieurement mises la terre de système d'alimentation afin de réduire au minimum l'inductance parasite. Un rapport unique entre la borne 19, l'au sol de logique (LGND), et les bornes 1, 10, 11, et 20, les au sol de puissance (PGND), doit être extérieurement établi en quelque sorte qui réduit l'interférence entre la logique et les circuits de charge.
Le TPIC6595 est caractérisé pour l'opération sur la gamme de fonctionnement de température de carter de -40°C 125°C.