
Add to Cart
Paquet 100MHz 100-LQFP à un noyau à 32 bits d'IC C2000™ C28x de microcontrôleur à point fixe des véhicules à moteur de TMS320F2808PZA C28x
Statut de produit
|
Actif
|
|
Processeur de noyau
|
C28x
|
|
Capacité de mémoire
|
||
Vitesse
|
100MHz
|
|
Connectivité
|
CANbus, ² C, SCI, SPI, UART/USART d'I
|
|
Périphériques
|
POR, PWM, WDT
|
|
Nombre d'entrée-sortie
|
35
|
|
Capacité de la mémoire de programme
|
||
Type de mémoire de programme
|
ÉCLAIR
|
|
Taille d'EEPROM
|
-
|
|
RAM Size
|
18K X 16
|
|
Tension - approvisionnement (Vcc/Vdd)
|
1.71V | 1.89V
|
|
Convertisseurs de données
|
A/D 16x12b
|
|
Type d'oscillateur
|
Interne
|
|
Température de fonctionnement
|
-40°C | 85°C (VENTRES)
|
|
Montage du type
|
Bâti extérieur
|
|
Paquet/cas
|
100-LQFP
|
|
Paquet de dispositif de fournisseur
|
100-LQFP (14x14)
|
Caractéristiques
• Technologie statique performante de CMOS
– 100 mégahertz (durée de cycle 10-ns)
– 60 mégahertz (durée de cycle 16.67-ns)
– (1.8-V noyau, entrée-sortie 3.3-V) conception de basse puissance
• Appui de balayage de frontière de JTAG
– Essai de norme de la norme 1149.1-1990 d'IEEE
Port d'Access et architecture de balayage de frontière
• Unité centrale de traitement à 32 bits performante (TMS320C28x)
– opérations de MAC du × 32 de 16 × 16 et 32
– 16 double MAC du × 16
– Architecture d'autobus de Harvard
– Opérations atomiques
– Réponse et traitement rapides d'interruption
– Modèle de programmation unifié de mémoire
– Performant (dans C/C++ et Assemblée)
• mémoire de Sur-puce
– F2809 : 128K éclair du × 16, 18K × 16 SARAM
F2808 : 64K éclair du × 16, 18K × 16 SARAM
F2806 : 32K éclair du × 16, 10K × 16 SARAM
F2802 : 32K éclair du × 16, 6K × 16 SARAM
F2801 : 16K éclair du × 16, 6K × 16 SARAM
F2801x : 16K éclair du × 16, 6K × 16 SARAM
– 1K ROM du × 16 OTP (dispositifs instantanés seuls)
– C2802 : 32K ROM du × 16, 6K × 16 SARAM
C2801 : 16K ROM du × 16, 6K × 16 SARAM
• ROM de botte (4K × 16)
– Avec des modes de botte de logiciel (par l'intermédiaire de SCI, SPI, PEUT,
I2C, et entrée-sortie parallèle)
– Tables standard de maths
• Horloge et commandes système
– oscillateur de Sur-puce
– Module d'horloge de surveillance
• N'importe quelle goupille de GPIO A peut être reliée à une de
trois interruptions externes de noyau
• Bloc périphérique d'expansion d'interruption (TARTE) cela
soutient chacune des 43 interruptions périphériques
• Endianness : Peu endian
• 128 clés mordues/serrure de sécurité
– Protège les blocs flash/OTP/L0/L1
– Empêche l'inverse-ingénierie de progiciels