Add to Cart
Paquet 69-UFBGA d'amplificateur de gigahertz WLAN CMOS du transistor de puissance de CYW43362KUBGT rf 2,4
|
Type
|
TxRx + MCU
|
|
|
Famille/norme de rf
|
WiFi
|
|
|
Protocole
|
802.11b/g/n
|
|
|
Modulation
|
16QAM, 64QAM, BPSK, CCK, DSSS, QPSK, OFDM
|
|
|
Fréquence
|
2.4GHz
|
|
|
Débit (maximum)
|
72Mbps
|
|
|
Puissance de sortie
|
18.5dBm
|
|
|
Sensibilité
|
-97dBm
|
|
|
Capacité de la mémoire
|
448kB ROM, 240kB RAM
|
|
|
Interfaces série
|
JTAG, SPI, UART
|
|
|
GPIO
|
5
|
|
|
Tension - approvisionnement
|
1.2V | 3.3V
|
|
|
Actuel - recevant
|
52mA | 59mA
|
|
|
Actuel - transmettant
|
260mA | 320mA
|
|
|
Température de fonctionnement
|
-30°C | 85°C
|
|
|
Montage du type
|
Bâti extérieur
|
|
|
Paquet/cas
|
69-UFBGA, WLBGA
|
|
|
Paquet de dispositif de fournisseur
|
69-WLBGA (4.52x2.92)
|
Le dispositif d'un seul morceau de Cypress CYW43362 fournit le de plus haut niveau de l'intégration pour Interent des applications de choses et des systèmes sans fil tenus dans la main, comportant IEEE intégré 802.11™ b/g et IEEE 802.11n. Il inclut un amplificateur de puissance de 2,4 gigahertz WLAN CMOS (PA) qui répond aux exigences de puissance de sortie de la plupart des systèmes tenus dans la main. Un amplificateur à faible bruit externe facultatif (LNA) et la PA externe sont également soutenus.
Avec l'amplificateur de puissance intégré, le CYW43362 inclut également intégré pour transmettre et recevoir des transformateurs symétriques, réduisant plus loin le coût global de solution.
Les options d'interface de centre serveur incluent SDIO v2.0 qui peut fonctionner en modes 4b ou 1B.
Utilisant des techniques de conception avancées et la technologie transformatrice pour réduire la puissance active et oisive, le CYW43362 est conçu pour satisfaire les besoins fortement des périphériques mobiles qui exigent la puissance minimale et la dimension compacte. Il inclut une unité de gestion de puissance qui simplifie le syste.
Caractéristiques
■gigahertz IEEE de la Simple-bande 2,4 802,11 b/g/n
■Amplificateur de puissance intégré de WLAN CMOS avec interne
détecteur de puissance et contrôle de puissance en circuit fermé
■PLL partiel-n interne permet l'utilisation d'un large
gamme des fréquences du signal d'horloge de référence
■Appuis IEEE 802.15.2 à 3 fils externes et fil 4
plans de coexistence pour optimiser l'utilisation de largeur de bande
avec d'autres technologies du sans fil coïmplantées comme
Bluetooth, Zigbee, ou BT Smart. Soutient également le sECI
interface de coexistence.
■Appuis SDIO v2.0 (50 mégahertz, 4 mordus et 1 ont mordu)
■L'unité centrale de traitement du BRAS intégrée Cortex™-M3 avec de la mémoire de sur-puce permet IEEE fonctionnant 802,11 progiciels qui peuvent être
amélioré sur le terrain avec de futures configurations.
■Appuis WMM®, WMM-PS, et voix de Wi-Fi personnelle
(extensible pour exprimer l'entreprise à l'avenir)
■Sécurité :
Moteur d'accélération du matériel WAPI de ❐
❐ AES et TKIP dans le matériel pour un cryptage des données et une compatibilité plus rapides d'IEEE 802.11i
❐ WPA™- et soutien (personnel) de WPA2™- de chiffrage et d'authentification puissants
■Gestion dynamique programmable de puissance
■Gamme de tension de batterie d'appuis de 2.3V aux approvisionnements 4.8V avec le régulateur de commutation interne
■1 mémoire programmable ancienne de kbit (OTP) pour
stockage des paramètres de conseil
■69 bosse WLBGA
(4,52 millimètres X lancement de 2,92 millimètres, de 0,4 millimètres)
